國立清華大學 系統晶片設計 SOC Design



# Lab 4-1

組別: 第12組

學號:111063548、111061624、112501538

姓名:蕭方凱、尤弘瑋、葉承泓

指導老師:賴瑾教授

# 目錄

| 1. | Expla | anation of firmware code                                                               | 3  |
|----|-------|----------------------------------------------------------------------------------------|----|
|    | 1-1.  | How does it execute a multiplication in assembly code?                                 | 3  |
|    | 1-2.  | What address allocate for user project and how many space is requate to firmware code? |    |
| 2. | Inter | face between bram and wishbone                                                         | 11 |
|    | 2-1.  | Waveform from xsim                                                                     | 11 |
|    | 2-2.  | FSM                                                                                    | 12 |
| 3. | Syntl | nesis report                                                                           | 13 |
|    | (1)   | User_proj_example_utilization_synth.rpt                                                | 13 |
|    | (2)   | In vivado utilization summary                                                          | 15 |
|    | (3)   | User_proj_example.vds                                                                  | 15 |
|    | (4)   | Timing_report_3_67ns.txt                                                               | 16 |
| 4. | Othe  | r discoveries                                                                          | 17 |

# 1. Explanation of firmware code

#### 1-1. How does it execute a multiplication in assembly code?

我們在 fir.c 中寫上 FIR 運算的式子:

 $outputsignal[i] \leftarrow outputsignal[i] + taps[j]*inputbuffer[data RAM pointer];$ 

其中會使用到乘法,因此在 compile 成 assembly code 後,會有一個區段(section) 是負責做這個乘法運算的,底下說明如何在 assembly code 中執行到此區段以及 此階段的乘法運算方式:

我們發現將 fir.c compile 後所得到的 counter\_la\_fir.out 檔案裡頭有清楚地寫出每個 assembly code 所對應的區段(如 Fig. 3 為<\_\_mulsi3>區段),以及這些 code 轉換為機器語言後儲存在 configuration address map 中的哪個位址(例如 Fig. 3 中的 mv a2,a0" 這個 instruction 就存在 32'h38000000 的位址)。這些 fir.c 中的 code 會存在 user project BRAM 所對應的位址(32'h38000000 附近),是因為在 fir.c 的函數宣告時有特別加入「section(".mprjram")」,並且在 section.lds 檔案(Fig. 2)中有定義".mprjram"這個 section occupy 了從 0x38000000 開始,持續 0x00400000 長度的 memory configuration address,因此 compiler 知道要將這部分的 instruction code 存在這段區段中,也就是存到 user project BRAM 中。

當 CPU 執行到<fir>區段(對應到 fir.c code),將要執行乘法的計算時,就會 jump (使用 jal (jump and link) instruction,如 Fig. 1 所示)到<\_\_mulsi3>區段執行乘法運算。



Fig. 1

```
MEMORY {
    vexriscv_debug : ORIGIN = 0xf00f0000, LENGTH = 0x00000100
    dff : ORIGIN = 0x00000000, LENGTH = 0x00000400
    dff2 : ORIGIN = 0x00000400, LENGTH = 0x00000200
    flash : ORIGIN = 0x10000000, LENGTH = 0x01000000
    mprj : ORIGIN = 0x30000000, LENGTH = 0x001000000
    mprjram : ORIGIN = 0x380000000, LENGTH = 0x004000000
    hk : ORIGIN = 0x260000000, LENGTH = 0x001000000
    csr : ORIGIN = 0xf00000000, LENGTH = 0x0001000000
```

Fig. 2

```
Disassembly of section .mprjram:
38000000 <__mulsi3>:
38000000: 00050613
                           mv a2,a0
38000004: 00000513
                          li a0,0
38000008: 0015f693
                            andi a3,a1,1
                           beqz a3,38000014 <__mulsi3+0x14>
3800000c: 00068463
38000010: 00c50533
                          add a0,a0,a2
38000014: 0015d593
                           srli a1,a1,0x1
38000018: 00161613
                            slli a2,a2,0x1
3800001c: fe0596e3
                            bnez a1,38000008 <__mulsi3+0x8>
38000020: 00008067
                            ret
```

Fig. 3

Fig. 3 為在 counter\_la\_fir.out 檔案中查找到關於乘法運算的區段 $^1$ ,可以得知 program counter (PC)在 jump 到 address 為 32'h38000000 的位置(也就是 <\_\_mulsi3>區段的開頭位址)後,將開始做乘法運算,其內部運算過程為: 首先,由於可將 jal 看作是呼叫乘法器函式,故須先將被乘數與乘數的 arguments 分別放在 a0 與 a1 兩個 register 中,然後才進入這個 section 做運算,最後的 return value 也須放在 a0 的 register 中才可被上層 function (<fir>) 讀取到:

| 步驟  | 儲存的位址      | instruction                               | 說明                |
|-----|------------|-------------------------------------------|-------------------|
| (1) | 0x38000000 | my 22 20                                  | 將 a0 的值複製到        |
| (1) | 0x38000000 | mv a2,a0                                  | a2                |
| (2) | 0x38000004 | li a0,0                                   | 將"0"讀進 a0 中       |
|     |            |                                           | 將 a3 的值寫          |
| (3) | 0x38000008 | andi a3,a1,1                              | 成 "a1 & 1",也就     |
|     |            |                                           | 是 a1[0]           |
|     |            |                                           | 若 a3 的值=0,則       |
| (4) | 0x3800000c | beqz a3,38000014 < mulsi3+0x14>           | jump to           |
| (4) |            | beqz a5,50000014 \inuisi5 + 0x14>         | 0x38000014 的位址    |
|     |            |                                           | 繼續執行              |
| (5) | 0x38000010 | add a0,a0,a2                              | a0 ← a0+a2        |
| (6) | 0x38000014 | srli a1,a1,0x1                            | a1 <b>←</b> a1>>1 |
| (7) | 0x38000018 | slli a2,a2,0x1                            | a2 <b>←</b> a2<<1 |
|     |            |                                           | 若 al 的值≠0,則       |
| (9) | 0x3800001c | 00001 1 120000000 2 12240 0               | jump to           |
| (8) | 0x38000010 | bneza1,38000008 <mulsi3+0x8></mulsi3+0x8> | 0x38000008 的位址    |
|     |            |                                           | 繼續執行              |
| (0) | 0x38000020 | ret                                       | return to 上層函式    |
| (9) | UA36000020 | 161                                       | ( <fir>)</fir>    |

Table 1

\_

<sup>&</sup>lt;sup>1</sup> 我們查到的參考資料(https://tomverbeure.github.io/rtl/2018/08/12/Multipliers.html)裡有寫到 RISC-V 的乘法 code 為 MUL 系列,在 counter\_la\_fir.out 中搜尋 MUL 只有找到<\_\_mulsi3>這個區段有相關名稱,並且我們發現在<fir>區段中有呼叫到此區段,故認為應是乘法運算的相關區段。

由於其中有 branch 相關的 instruction,故不一定照著表中的順序執行。經過推導大致能得知它運算乘法的方式為:「上層函式<fir>在 a0 及 a1 中放入兩個 arguments (被乘數與乘數),但由於 a0 最終需存著 return value,故先將被乘數 (a0)複製到 a2 register 中,a0 則做為存乘積的 register,而 a1 則維持存著乘數。接著開始進行乘法運算:檢查乘數的 LSB 是否為 1,若是,則將此時的被乘數加至乘積 a0 中;若否,則不加至 a0 中。接著進行下一個 bit 的運算,但要先將乘數向右 shift 1 bit (代表要檢查下一個位數的值),並將被乘數向左 shift 1 bit (表示這個位數的 weighting 加了一個 order),再進行下一個 LSB 的判斷。最終當整個乘數被 shift 到變為 0 後,就表示運算完成,即可將乘數 (剛好存在 return value register (a0)中) return 回上一層函式」。底下舉個例子來說明:當被乘數 a0=11011、乘數 a1=101 時

- (1)  $a2 \leftarrow a0 = 11011$
- (2)  $a0 \leftarrow 0$
- (3)  $a3 \leftarrow a1[0]=1$
- (4)  $a3 \neq 0 \rightarrow No jump$
- (5) a0← a0+a2=0+11011=11011(因 a1 的 LSB 為 1,所以將 11011 加至乘積中)
- (6)  $a1 \leftarrow (a1 >> 1) = 10$
- $(7) a2 \leftarrow (a2 << 1) = 110110$
- (8)  $a1 \neq 0 \rightarrow jump to (3)$
- (3)  $a3 \leftarrow a1[0]=0$
- (4) a3=0→jump to (6) (因 a1 的 LSB 為 0,所以不將 110110 加至乘積中)
- (6) a1  $\leftarrow$  (a1>>1)=1
- $(7) a2 \leftarrow (a2 << 1) = 1101100$
- (8)  $a1 \neq 0 \rightarrow jump to (3)$
- $(3) a3 \leftarrow a1[0]=1$
- (4)  $a3 \neq 0 \rightarrow No jump$
- (5) a0← a0+a2=11011+1101100=10000111 (因 a1 的 LSB 為 1,所以將 1101100 加至乘積中)
- (6) a1  $\leftarrow$  (a1>>1)=0
- $(7) a2 \leftarrow (a2 << 1) = 11011000$
- (8) a1=0 $\rightarrow$ No jump
- (9) return

最終的乘積即為 10000111。將上述式子轉為十進位以方便觀察結果:

 $(11011)_2 \times (101)_2 = (27)_{10} \times (5)_{10} = (135)_{10} = (10000111)_2$ 

計算結果正確無誤!

# 1-2. What address allocate for user project and how many space is required to allocate to firmware code?

① 在 section.lds 檔案(如下 Fig. 4)中,有定義 configuration address map,說明各個 memory address 區塊的分配,例如由圖中可知 mprjram 的 address 是定義從 0x38000000 開始,並持續 0x00400000 的長度。如此一來 wishbone 就可以知道想要 access 某處時需要給予哪段區間的 address 才能成功拿到。

```
MEMORY {
    vexriscv_debug : ORIGIN = 0xf00f0000, LENGTH = 0x00000100
    dff : ORIGIN = 0x00000000, LENGTH = 0x00000400
    dff2 : ORIGIN = 0x00000400, LENGTH = 0x00000200
    flash : ORIGIN = 0x10000000, LENGTH = 0x01000000
    mprj : ORIGIN = 0x30000000, LENGTH = 0x00100000
    mprjram : ORIGIN = 0x38000000, LENGTH = 0x00400000
    hk : ORIGIN = 0x26000000, LENGTH = 0x00100000
    csr : ORIGIN = 0xf0000000, LENGTH = 0x000100000
}
```

Fig. 4

在上方 1-1.的說明中有提到在 user project 的 fir.c 中,這些我們所定義的 function 都有在函數宣告時加入「section (".mprjram")」的標記,表示我們想要將這段 code 轉換成的 assembly code (進而轉換成的機器語言.hex file) 儲存到 0x38000000 的這個 memory 區塊,因此由 Fig. 4 可看出這段 section 所 allocate 給 user project 的 address space 為 mprjram 這個區塊,也就是 address 為 0x38000000~0x383FFFFF。 (這個部分也能由底下的 Fig. 5 看出:此為 counter\_la\_fir.out 檔案(fir.c 經過 compile 之後的 output 檔案之一)中的一部份截圖,可看到包括乘法器的區段 <\_\_mulsi3>、fir initialization 的 function 對應的<initfir>區段,以及 fir()函數對應 的區段<fir>都位在 0x3800000000 的區段中,由此可知我們所寫的這些 function 被轉成 assembly code/machine code 之後的確會被存放在這些 address space。)

| 596        | Disassambly                                                  | f section .mprjram:  |          |                                              |
|------------|--------------------------------------------------------------|----------------------|----------|----------------------------------------------|
| 590        | DISASSEMBLY 0                                                | T Section improran:  |          |                                              |
| 598        | 20000000                                                     | 1-12-                |          |                                              |
|            | 38000000 <m< td=""><td></td><td></td><td>-2 -0</td></m<>     |                      |          | -2 -0                                        |
| 599<br>600 | 38000000:<br>38000004:                                       | 00050613<br>00000513 | mv<br>li | a2,a0<br>a0,0                                |
|            |                                                              |                      |          | *                                            |
| 601        | 38000008:                                                    | 0015f693             | andi     | a3,a1,1                                      |
| 602        | 3800000c:                                                    | 00068463             | beqz     | a3,38000014 <mulsi3+0x14></mulsi3+0x14>      |
| 603        | 38000010:                                                    | 00c50533             | add      | a0,a0,a2                                     |
| 604        | 38000014:                                                    | 0015d593             | srli     | a1,a1,0x1                                    |
| 605        | 38000018:                                                    | 00161613             | slli     | a2,a2,0x1                                    |
| 606        | 3800001c:                                                    | fe0596e3             | bnez     | a1,38000008 <mulsi3+0x8></mulsi3+0x8>        |
| 607        | 38000020:                                                    | 00008067             | ret      |                                              |
| 608        |                                                              |                      |          |                                              |
| 609        | 38000024 <ini< td=""><td></td><td>- 444</td><td></td></ini<> |                      | - 444    |                                              |
| 610        | 38000024:                                                    | fe010113             | addi     | sp,sp,-32                                    |
| 611        | 38000028:                                                    | 00812e23             | SW       | s0,28(sp)                                    |
| 612        | 3800002c:                                                    | 02010413             | addi     | s0,sp,32                                     |
| 613        | 38000030:                                                    | fe042623             | SW       | zero,-20(s0)                                 |
| 614        | 38000034:                                                    | 0380006f             | j        | 3800006c <initfir+0x48></initfir+0x48>       |
| 615        | 38000038:                                                    | 05c00713             | 11       | a4,92                                        |
| 616        | 3800003c:                                                    | fec42783             | 1w       | a5,-20(s0)                                   |
| 617        | 38000040:                                                    | 00279793             | slli     | a5,a5,0x2                                    |
| 618        | 38000044:                                                    | 00f707b3             | add      | a5,a4,a5                                     |
| 619        | 38000048:                                                    | 0007a023             | SW       | zero,0(a5)                                   |
| 620        | 3800004c:                                                    | 08800713             | 11       | a4,136                                       |
| 621        | 38000050:                                                    | fec42783             | 1w       | a5,-20(s0)                                   |
| 622        | 38000054:                                                    | 00279793             | slli     | a5,a5,0x2                                    |
| 623        | 38000058:                                                    | 00f707b3             | add      | a5,a4,a5                                     |
| 624        | 3800005c:                                                    | 0007a023             | SW       | zero,0(a5)                                   |
| 625        | 38000060:                                                    | fec42783             | 1w       | a5,-20(s0)                                   |
| 626        | 38000064:                                                    | 00178793             | addi     | a5,a5,1                                      |
| 627        | 38000068:                                                    | fef42623             | SW       | a5,-20(s0)                                   |
| 628        | 3800006c:                                                    | fec42703             | 1w       | a4,-20(s0)                                   |
| 629        | 38000070:                                                    | 00a00793             | 11       | a5,10                                        |
| 630        | 38000074:                                                    | fce7d2e3             | bge      | a5,a4,38000038 <initfir+0x14></initfir+0x14> |
| 631        | 38000078:                                                    | 00000013             | nop      |                                              |
| 632        | 3800007c:                                                    | 00000013             | nop      |                                              |
| 633        | 38000080:                                                    | 01c12403             | 1w       | s0,28(sp)                                    |
| 634        | 38000084:                                                    | 02010113             | addi     | sp,sp,32                                     |
| 635        | 38000088:                                                    | 00008067             | ret      |                                              |
| 636        |                                                              |                      |          |                                              |
| 637        | 3800008c <fir< td=""><td>&gt;:</td><td></td><td></td></fir<> | >:                   |          |                                              |
| 638        | 3800008c:                                                    | fe010113             | addi     | sp,sp,-32                                    |
| 639        | 38000090:                                                    | 00112e23             | SW       | ra,28(sp)                                    |
| 640        | 38000094:                                                    | 00812c23             | SW       | s0,24(sp)                                    |
| 641        | 38000098:                                                    | 00912a23             | SW       | s1,20(sp)                                    |
| 642        | 3800009c:                                                    | 02010413             | addi     | s0,sp,32                                     |
| 643        | 380000a0:                                                    | f85ff0ef             | jal      | ra,38000024 <initfir></initfir>              |
| 644        | 380000a4:                                                    | fe042623             | SW       | zero,-20(s0)                                 |
| 645        | 380000a8:                                                    | fe042423             | SW       | zero,-24(s0)                                 |
| 646        | 380000ac:                                                    | 0f00006f             | ĵ        | 3800019c <fir+0x110></fir+0x110>             |
| 647        | 380000b0:                                                    | 02c00713             | 11       | a4,44                                        |
| 648        | 380000b4:                                                    | fe842783             | 1w       | a5,-24(s0)                                   |
| 649        | 380000b8:                                                    | 00279793             | s11i     | a5,a5,0x2                                    |
| 650        | 380000bc:                                                    | 99f797b3             | add      | a5.a4.a5                                     |

Fig. 5

②在 counter\_la\_fir.out 中(如下 Fig. 6),我們可看到這些 compile 後的 assembly code 所存放的 address、instruction 的內容,以及轉換成 machine code 的 16 進位 code,例如圖中第 599 行為此 section 的第一個 instruction,為 "mv a2,a0",所對應的 machine code 為 "00050613" (in hexadecimal),會存放在 "0x38000000" 的 address。

```
Disassembly of section .mprjram:
  38000000 <__mulsi3>:
 38000000: 00050613
38000004: 00000513
38000008: 0015f693
                                                                                                          mv a2,a0
li a0,0
                                                                                                        li a0,0
andi a3,a1,1
beqz a3,38000014 <_mulsi3+0x14>
add a0,a0,a2
srli a1,a1,0x1
sili a2,a2,0x1
bnez a1,38000008 <_mulsi3+0x8>
 3800000: 00068463
38000010: 00c50533
38000014: 0015d593
38000018: 00161613
 3800001c: fe0596e3
38000020: 00008067
38000024 <initfir>:
                                                                                                        addi sp,sp,-32
sw s0,28(sp)
addi s0,sp,32
sw zero,-20(s0)
j 3800006c <initfir+0x48>
 38000024 (fe010113
38000028: 00812e23
3800002c: 02010413
38000030: fe042623
                                                                                                       sw zero, -20(50)
j 3800006 cinitfir+0x48>
li a4,92
lw a5,-20(50)
slli a5,a5,0x2
add a5,a4,a5
sw zero,0(35)
li a4,136
lw a5,-20(50)
slli a5,a5,0x2
add a5,a4,a5
sw zero,0(a5)
li a4,136
lw a5,-20(50)
slli a5,a5,0x2
add a5,a4,a5
sw zero,0(a5)
lw a5,-20(50)
lw a5,-20(50)
lw a5,-20(50)
li a5,-20(50)
li a5,-20(50)
li a5,10
bge a5,a4,38000038 <initfir+0x14>
nop
nop
lw s0,28(sp)
  38000034: 0380006f
38000038: 05c00713
  3800003c: fec42783
38000040: 00279793
 38000048: 00279793
38000044: 00f707b3
38000048: 0007a023
38000056: fec42783
38000054: 00279793
38000058: 00f707b3
38000056: 0007a023
  38000060: fec42783
38000064: 00178793
  38000064: 001/8/93
38000068: fef42623
3800006c: fec42703
38000070: 00a00793
  38000070: 00a00793
38000074: fce7d2e3
38000078: 00000013
3800007c: 00000013
                     980: 01c12403
```

Fig. 6 counter\_la\_fir.out

在 fir.c 經過 compile 後也會產生 counter\_la\_fir.hex 檔(如下 Fig. 7),這是實際被testbench 所引入的檔案,會實際被吃到 Caravel SoC 中(在此 lab 中這部分的 code 會存放在 user project BRAM 中),可看到其內容中 address 是從@00000000 開始計算,並只寫出 machine code,將其與 counter\_la\_fir.out 檔中的 machine code 對照後,我們發現此檔案中被分為 3 個部分,如 Table 2 所示。

```
13 00 00 00 13 00 00 00 13 00 00 00 13 00 00 00
       23 2E 11 FE 23 2C 51 FE 23 2A 61 FE 23 28 71 FE
       23 26 A1 FE 23 24 B1 FE 23 22 C1 FE 23 20 D1 FE
       23 2E E1 FC 23 2C F1 FC 23 2A 01 FD 23 28 11 FD
       23 26 C1 FD 23 24 D1 FD 23 22 E1 FD 23 20 F1 FD
       13 01 01 FC EF 00 00 14 83 20 C1 03 83 22 81 03
       03 23 41 03 83 23 01 03 03 25 C1 02 83 25 81 02
       03 26 41 02 83 26 01 02 03 27 C1 01 83 27 81 01
10
       03 28 41 01 83 28 01 01 03 2E C1 00 83 2E 81 00
11
       03 2F 41 00 83 2F 01 00 13 01 01 04 73 00 20 30
       13 01 00 60 17 05 00 00 13 05 C5 F6 73 10 55 30
       17 05 00 28 13 05 05 F4 97 05 00 28 93 85 C5 0F
       17 06 00 00 13 06 86 73 63 0C B5 00 83 26 06 00
       23 20 D5 00 13 05 45 00 13 06 46 00 6F F0 DF FE
17
       13 05 00 00 93 05 80 05 17 06 00 00 13 06 86 68
       63 0C B5 00 83 26 06 00 23 20 D5 00 13 05 45 00
```

Fig. 7 counter la fir.hex

| counter_la_fir.hex (Fig. 7)            | counter_la_fir.out (Fig. 6)        | 對應 software 部分                  |
|----------------------------------------|------------------------------------|---------------------------------|
| @00000000~@000007B0                    | 0x10000000~0x100007a8 的<br>section | counter_la_fir.c                |
| @000007B0~@0000808 之間                  | 第 544~594 行                        | fir.h                           |
| (##################################### | (memory array 的部分)                 | $(Tap[N] \cdot inputsignal[N])$ |
| @00000808 以下                           | 0x38000000 的 section               | fir.c                           |

Table 2

我們所寫的 fir.c 中的 code 對應到@00000808 以下的段落(如 Fig. 8),例如第一個 instruction 為前面有提過的 "mv a2,a0",所對應的 machine code 為 "00050613" (in hexadecimal),但在這裡因為機器讀取時的 Endian 定義方式不同 (little-Endian v.s. big-endian),所以需調換 byte 之間的順序為 "13060500",也就是 Fig. 8 圖中的第 133 行前 8 個數字。

```
37 07 51 AB 23 A0 E7 00 13 00 00 00 83 20 C1 01
        03 24 81 01 13 01 01 02 67 80 00 00
        @00000780
125
        00 00 00 00 F6 FF FF FF F7 FF FF FF 17 00 00 00
126
        38 00 00 00 3F 00 00 00 38 00 00 00 17 00 00 00
        F7 FF FF F6 FF FF FF 00 00 00 00 01 00 00 00
        02 00 00 00 03 00 00 00 04 00 00 00 05 00 00 00
        06 00 00 00 07 00 00 00 08 00 00 00 09 00 00 00
131
        0A 00 00 00 0B 00 00 00
132
        @00000808
       13 06 05 00 13 05 00 00 93 F6 15 00 63 84 06 00
133
       33 05 C5 00 93 D5 15 00 13 16 16 00 E3 96 05 FE
        67 80 00 00 13 01 01 FE 23 2E 81 00 13 04 01 02
        23 26 04 FE 6F 00 80 03 13 07 C0 05 83 27 C4 FE
        93 97 27 00 B3 07 F7 00 23 A0 07 00 13 07 80 08
       83 27 C4 FE 93 97 27 00 B3 07 F7 00 23 A0 07 00
        83 27 C4 FE 93 87 17 00 23 26 F4 FE 03 27 C4 FE
       93 07 A0 00 E3 D2 E7 FC 13 00 00 00 13 00 00 00
140
        03 24 C1 01 13 01 01 02 67 80 00 00 13 01 01 FE
       23 2E 11 00 23 2C 81 00 23 2A 91 00 13 04 01 02
        EF F0 5F F8 23 26 04 FE 23 24 04 FE 6F 00 00 0F
       13 07 C0 02 83 27 84 FE 93 97 27 00 B3 07 F7 00
        83 A7 07 00 23 20 F4 FE 13 07 C0 05 83 27 C4 FE
       93 97 27 00 B3 07 F7 00 03 27 04 FE 23 A0 E7 00
        23 22 04 FE 6F 00 00 0A 13 07 80 08 83 27 84 FE
147
        93 97 27 00 B3 07 F7 00 83 A4 07 00 13 07 00 00
        83 27 44 FE 93 97 27 00 B3 07 F7 00 83 A6 07 00
        13 07 C0 05 83 27 C4 FE 93 97 27 00 B3 07 F7 00
        83 A7 07 00 93 85 07 00 13 85 06 00 EF F0 5F ED
        93 07 05 00 33 87 F4 00 93 06 80 08 83 27 84 FE
        93 97 27 00 B3 87 F6 00 23 A0 E7 00 03 27 44 FE
        93 07 A0 00 63 02 F7 02 03 27 C4 FE 93 07 A0 00
154
        63 16 F7 00 23 26 04 FE 6F 00 00 01 83 27 C4 FE
        93 87 17 00 23 26 F4 FE 83 27 44 FE 93 87 17 00
156
        23 22 F4 FE 03 27 44 FE 93 07 A0 00 E3 DE E7 F4
        83 27 84 FE 93 87 17 00 23 24 F4 FE 03 27 84 FE
        93 07 A0 00 E3 D6 E7 F0 93 07 80 08 13 85 07 00
        83 20 C1 01 03 24 81 01 83 24 41 01 13 01 01 02
        67 80 00 00
```

Fig. 8 counter\_la\_fir.hex

#### 因此 firmware code 被分成 3 個區域,其各自的 size 如下:

| software<br>部分                       | counter_la_fir.out                     | counter_la_fir.hex         | 需多少<br>address | 需多少<br>memory size |
|--------------------------------------|----------------------------------------|----------------------------|----------------|--------------------|
| counter_la<br>_fir.c                 | 0x10000000~<br>0x100007a8 的<br>section | @00000000~@000<br>007B0    | 1964 個         | 1964 Bytes         |
| fir.h (Tap[N] \cdot inputsigna l[N]) | 第 544~594 行<br>(memory array 的部<br>分)  | @000007B0~@00<br>000808 之間 | 88 個           | 88 Bytes           |
| fir.c                                | 0x38000000 的<br>section                | @00000808 以下               | 452 個          | 452 Bytes          |

Table 3

若要計算這些所有 firmware code 所需 allocate 的 memory space,則將這 3 者加在一起即可:共需要 1964+88+452=2504 (Bytes),若只想要看 fir.h 及 fir.c 所需使用的 memory space 量,則為 88+452=540 (Bytes)。

## 2. Interface between bram and wishbone

#### 2-1. Waveform from xsim



Fig 1 waveform of xsim

圖中紅色框框處為 WB 的訊號,圖中底下的部分為 BRAM 的存取訊號,訊號是接照 submission guide 中的波形操作,其操作是當 WB 的 STB 與 CYC 為 1 時,且 check address 的位置的確為分配給 user project 0x380 開頭的位址,則開始向BRAM 要求 data(包含 CPU 要執行的 instruction 及 tap[N]·inputbuffer[N]等 data,分別存放在上方 Table 3 中的位址)。當 WE(write enable)為 1 時則寫入 BRAM;當 WE 為 0 時則從 BRAM 讀出 data,而 address 則按照 WB 所給的 address(0x380 開頭)。存取 BRAM 的過程會需要 2 個 cycle,並且按照題目的設定需再 delay 10 個 cycle 才能在 WB 回傳 ACK 及 BRAM 的 data,這 10 個 cycle 是利用「delayed\_count」這個 register,它會在 reset 時回到 0,並且在存取 BRAM 時開始往上數,直到數到 10 才將 BRAM 接收的 channel ready,此時才會 ACK 讓外界能接收 wbs\_dat\_o,並且回到 0,為下次 access 做準備。故上圖從「STB 與 CYC 為 1」至「ACK 拉起來」共過了 11 個 cycle (第 12 個 cycle 才拉起來)。

#### 2-2. FSM

本 lab 中沒有特別使用到 FSM, 主要是透過將 input 訊號以及 BRAM 的 output 訊號做邏輯閘運算 or 直接接線而得到 output 訊號, 其中有將 address decode 以確認 WB 的 address 為 0x380 開頭(表示 slave 是要存取 user project 的位址中的資料), 才會輸出 ACK 與 output data 訊號,例如:

```
assign decoded = wbs_adr_i[31:20] == 12'h380 ? 1'b1 : 1'b0;
assign valid = wbs_cyc_i && wbs_stb_i && decoded;
assign wbs_dat_o = rdata;
assign wbs_ack_o = ready;
```

# 3. Synthesis report

我們將 design (包括 fir.c、fir.h、user\_proj\_example.counter.v、bram.v,以及修改 testbench 以偵測 output signal 並驗證其正確性) 加入 Vivado 軟體中 (simulation 是透過 run\_sim 的 script 執行的,並無使用 Vivado),並加上 timing constraint 後,執行 synthesis,可得到如下圖的結果,可看到最高速度大約是 clock period = 3.67ns,對應到速度約為 272.48MHz。此時的 slack 為正值。



## (1) User\_proj\_example\_utilization\_synth.rpt

執行 synthesis 後,可得到合成後的 utilization report,即 user\_proj\_example \_utilization\_synth.rpt。開啟此檔案可得到下圖的資源使用情形: FF & LUT:

| 1. Slice Logic        |      |       |            |           |       |
|-----------------------|------|-------|------------|-----------|-------|
|                       |      |       |            |           |       |
|                       |      |       |            |           |       |
| +                     | +    | +     | +          | +         | ++    |
| Site Type             | Used | Fixed | Prohibited | Available | Util% |
| +                     | +    | +     | +          | +         | ++    |
| Slice LUTs*           | 34   | 0     | 0          | 53200     | 0.06  |
| LUT as Logic          | 34   | 0     | 0          | 53200     | 0.06  |
| LUT as Memory         | 0    | 0     | 0          | 17400     | 0.00  |
| Slice Registers       | 17   | 0     | 0          | 106400    | 0.02  |
| Register as Flip Flop | 17   | 0     | 0          | 106400    | 0.02  |
| Register as Latch     | 0    | 0     | 0          | 106400    | 0.00  |
| F7 Muxes              | 0    | 0     | 0          | 26600     | 0.00  |
| F8 Muxes              | 0    | 0     | 0          | 13300     | 0.00  |
| +                     | +    | +     | +          | +         | ++    |

Fig 2 Slice Logic

# BRAM:

| 2. Memory      |      |       |            |                   |
|----------------|------|-------|------------|-------------------|
|                |      |       |            |                   |
| +              | +    | ++    |            | ·                 |
| Site Type      | Used | Fixed | Prohibited | Available   Util% |
| +              | +    | +     |            | ++                |
| Block RAM Tile | 2    | 0     | 0          | 140   1.43        |
| RAMB36/FIFO*   | 2    | 0     | 0          | 140   1.43        |
| RAMB36E1 only  | 2    |       |            |                   |
| RAMB18         | 0    | 0     | 0          | 280   0.00        |
| +              | +    | +     |            | ++                |

Fig 3 Memory

# DSP:

| 3. DSP    |      |       |            |           |            |
|-----------|------|-------|------------|-----------|------------|
|           |      |       |            |           |            |
| +         | ++   | +     | +          |           | ++         |
| Site Type | Used | Fixed | Prohibited | Available |            |
|           |      |       | 0          |           | 0.00  <br> |

Fig 4 DSP

# IO:

| 4. IO and GT Specific      |   |     |       |            |           |       |
|----------------------------|---|-----|-------|------------|-----------|-------|
|                            |   |     |       |            |           |       |
|                            |   |     |       |            |           |       |
| +                          | + |     | +     | +          | +         | ++    |
| Site Type                  | U | sed | Fixed | Prohibited | Available | Uti1% |
| <b>-</b>                   | + |     |       | +          | +         | ++    |
| Bonded IOB                 |   | 308 | 0     | 0          | 125       | : :   |
| Bonded IPADs               |   | 0   | 0     | 0          | 2         | 0.00  |
| Bonded IOPADs              |   | 0   | 0     | 0          | 130       | 0.00  |
| PHY_CONTROL                |   | 0   | 0     | 0          | 4         | 0.00  |
| PHASER_REF                 |   | 0   | 0     | 0          | 4         | 0.00  |
| OUT_FIFO                   |   | 0   | 0     | 0          | 16        | 0.00  |
| IN_FIFO                    |   | 0   | 0     | 0          | 16        | 0.00  |
| IDELAYCTRL                 |   | 0   | 0     | 0          | 4         | 0.00  |
| IBUFDS                     |   | 0   | 0     | 0          | 121       | 0.00  |
| PHASER_OUT/PHASER_OUT_PHY  |   | 0   | 0     | 0          | 16        | 0.00  |
| PHASER_IN/PHASER_IN_PHY    |   | 0   | 0     | 0          | 16        | 0.00  |
| IDELAYE2/IDELAYE2_FINEDELA | Υ | 0   | 0     | 0          | 200       | 0.00  |
| ILOGIC                     | İ | 0   | 0     | 0          | 125       | 0.00  |
| OLOGIC                     |   | 0   | 0     | 0          | 125       | 0.00  |
| <b></b>                    | + |     |       | +          | +         | ++    |

Fig 5 IO and GT Specific

#### (2) In vivado utilization summary

另外在 Vivado 中按下"Report Utilization"後會產生下圖(更為視覺化的整理):

| Resource |    | Utilization |     | Available | Utilization %        |
|----------|----|-------------|-----|-----------|----------------------|
| LUT      |    |             | 34  | 53200     | 0.06                 |
| FF       |    |             | 17  | 106400    | 0.02                 |
| BRAM     |    |             | 2   | 140       | 1.43                 |
| 10       |    |             | 308 | 125       | 246.40               |
|          | .% |             |     |           |                      |
|          | .% |             |     |           | 246%                 |
| BRAM - 1 |    | 50          | 100 | 150       | <b>246</b> % 200 250 |

由(1)、(2)點的 report 結果可知,此 design 合成後所使用的

- 1. FF 個數為 17 個, 而此 FPGA 板中共有 106400 個, 故 utilization 為 0.02%
- 2. LUT 個數為 34 個,而此 FPGA 板中共有 53200 個,故 utilization 為 0.06%
- 3. BRAM 使用 2 個,而此 FPGA 板中共有 140 個,故 utilization 為 1.43%

### (3) User\_proj\_example.vds

```
Detailed RTL Component Info :
+---Adders :
      2 Input
                16 Bit
                            Adders := 1
 ---Registers :
                  32 Bit Registers := 1
                  16 Bit
                           Registers := 1
                   1 Bit
                           Registers := 1
 ---RAMs :
                 64K Bit
                            (2048 X 32 bit)
                                                     RAMs := 1
 ---Muxes :
      2 Input
                32 Bit
                              Muxes := 6
       2 Input
                16 Bit
                              Muxes := 1
                              Muxes := 1
       2 Input
                 8 Bit
       2 Input
                 1 Bit
                              Muxes := 2
```

#### (4) Timing report 3 67ns.txt

使用 Vivado 匯入 design 後,執行 synthesis,並盡量設定最高速度(我們一開始 先使用 clock period=10ns 合成,發現 slack 為+6 點多,因此可再加快操作速度:此 design 所能達到的最快速度約為 clock period=3.67ns,換算下來 maximum frequency 約為 272.48MHz),再按照 lab3 作業區的 SYN\_Workflow.pptx 的操作流程,可得到合成後的 timing report,即 timing\_report.txt,其中有一部份寫到關於 longest path:(由於文件較長,故分多次截圖)

#### Clock period: 3.67ns



由上圖可知:此 longest path 的 timing/delay 為 3.565ns,而其 slack 為 0.002ns,為正的值。

# 4. Other discoveries

1. Run sim 結果:

```
ubuntu@ubuntu2004:~/lab4-1/lab-exmem_fir/testbench/counter_la_fir$ source run_sim
Reading counter_la_fir.hex
counter_la_fir.hex loaded into memory
Memory 5 bytes = 0x6f 0x00 0x00 0x0b 0x13
VCD info: dumpfile counter_la_fir.vcd opened for output.
LA Test 1 started
Call function fir() in User Project BRAM (mprjram, 0x38000000) return value passed,
0x044a, which is 1098 in decimal
LA Test 2 passed
```

2. 經過這次 lab 的實作,我們第一次看到 hardware 與 software co-design 的過程, 原來兩者之間傳遞 data 及 instruction 可以透過像是 wishbone 這種 interface, 讓 CPU 所需的 data 能從 BRAM 讀出。在研究這整個 system 運作的過程中, 我們一開始感到最困惑的部分是在 lab3 中 input data 是透過 testbench 傳進來, 但在這次 lab 中並沒有看到 testbench 傳進來這些 input signal,經過向同學詢 問以及看了 lab4-2 的 workbook 介紹後,才得知原來這些 data 是直接存在 inputsignal 中(當作是已存放在 BRAM 中的 data),由此開始我們的進度才開 始大幅前進,並且也滿順利的完成 software 的 FIR Design (使用的是 lab3 中 hardware 的運算方式,只是用 software 來達成,且 input signal 可透過 access inputsignal[] array 來取得)!另外讓我們困惑的是 WB interface 與 mprj interface 的功能,在經過 trace code 以及參考 Github 中其他資料夾 (caravelsoc、caravel-soc fpga-lab/lab-fir、caravel-soc fpga-lab/lab-exmem)的實作方法 以及老師、助教的上課講解後,我們才逐漸得知 mprj 是 CPU 與外界(testbench) 的溝通橋樑, CPU 可將計算完畢的 outputsignal[] array 的位址回傳給 counter la fir.c 並在 reg mprj datal 上放入計算結果,如此一來 testbench 即可 接收到這個位置的值(在 testbench 中被叫做 "checkbits"),也就可以檢查答 案是否正確(如下圖)。

而 WB 的 interface 則是透過 CPU 中執行 C code 的「指標運算」來達到,而 CPU 運行所需的 instruction 也是透過這個 interface 去 fetch user project BRAM 得到。

3. 關於 WB 的 address 也是個令我們困惑的問題:如何跟 user project 之間溝通。 最後我們才懂原來是因為 WB 上不同 slave 之間有不同的 global address,包含 user project 的 instruction 所存放的 BRAM 位址也都有 global address,並且這些 address 的 section 是定義在 section.lds 中,slave 只會在自己的 address 被 broadcast 在 WB 上時,才會對其有反應,這也是 CPU 得以 access 到 user project BRAM 而取得 instruction/data 的方式!相信這些知識都會在未來的 lab 中使用到!