# 浙江水学

## 本科实验报告

| 课程名称: |    | 计算机体系结构    |  |  |  |
|-------|----|------------|--|--|--|
| 姓     | 名: | 孟展豪        |  |  |  |
| 学     | 号: | 3150104510 |  |  |  |
| 指导教师: |    | 陈文智        |  |  |  |

2018 年 10 月 9日

### 浙江大学实验报告

| 课程名称:   | 实验类型:        |             | 普通实验 |      |            |
|---------|--------------|-------------|------|------|------------|
| 实验项目名称: | Single Cycle | CPU Design  |      |      |            |
| 学生姓名: 孟 | <u> </u>     | 计算机科学与技     | 支术   | 学号:_ | 3150104510 |
| 同组学生姓名: |              | 指导老师:_      |      | 陈文智_ |            |
| 实验地点:   | 曹西 301 实验日   | 月期: 2018年 1 | 0月9  | 日开始  |            |

# Single Cycle CPU Design

一、 实验介绍:

这个实验将指导理解单周期处理器的各个功能模块组成和内部实现方式。

二、 实验目标:

补全补全各个功能模块源代码中的空缺部分。

对处理器进行仿真, 检验处理器的仿真结果是否符合要求。

综合工程并下载至开发板,在单步执行的过程中检查调试屏幕的输出,检验处理器的执行过程是否正确。

- 三、 实验步骤
  - 1. 建立新工程
  - 2. 设计代码与输入
  - 3. 综合与仿真
  - 4. 下载验证

四、主要仪器设备

## PC 机一台,安装有 ISE 软件 开发板一套

#### 五、 实验原理

Mips 指令集原理

#### 16 MIPS Instructions



#### CPU Controller 原理图及 datapath 原理



#### 六、 实验具体操作步骤

通过 verliog 语言设计 CPU controller,本次实验中主要为补充 control 缺省部分,并依此设计 bne 指令信号:

```
    INST_J: begin

                    pc_src = EXE_B_IMM;
2.
3.
                end
                INST_JAL: begin
4.
5.
                    pc_src = PC_JUMP;
6.
                    exe_a_src = EXE_A_LINK;
7.
                    exe_b_src = EXE_B_LINK;
8.
                    exe_alu_oper = EXE_ALU_ADD;
9.
                    wb_addr_src = WB_ADDR_LINK;
10.
                    wb_data_src = WB_DATA_ALU;
11.
                    wb_wen = 1;
12.
                end
13.
                INST_BNE: begin
14.
                    pc src = PC BNE;
15.
                    exe_a_src = EXE_A_BRANCH;
16.
                    exe_b_src = EXE_B_BRANCH;
17.
                    exe_alu_oper = EXE_ALU_ADD;
18.
                    imm_ext = 1;
19.
                end
20.
                INST_ADDI: begin
21.
                    imm_ext = 1;
22.
                    exe_b_src = EXE_B_IMM;
23.
                    exe_alu_oper = EXE_ALU_ADD;
24.
                    wb_addr_src = WB_ADDR_RT;
25.
                    wb_data_src = WB_DATA_ALU;
26.
                    wb_wen = 1;
27.
                end
28.
                INST_ANDI: begin
29.
                    imm ext = 0;
30.
                    exe_b_src = EXE_B_IMM;
31.
                    exe_alu_oper = EXE_ALU_AND;
32.
                    wb_addr_src = WB_ADDR_RT;
33.
                    wb_data_src = WB_DATA_ALU;
34.
                    wb_wen = 1;
35.
                end
36.
                INST_ORI: begin
37.
                    imm_ext = 0;
38.
                    exe_b_src = EXE_B_IMM;
39.
                    exe_alu_oper = EXE_ALU_OR;
```

```
40.
                    wb_addr_src = WB_ADDR_RT;
41.
                    wb_data_src = WB_DATA_ALU;
42.
                    wb\_wen = 1;
43.
                end
44.
                INST_LW: begin
45.
                    imm_ext = 1;
                    exe_b_src = EXE_B_IMM;
46.
47.
                    exe_alu_oper = EXE_ALU_ADD;
48.
                    mem_ren = 1;
49.
                    wb_addr_src = WB_ADDR_RT;
50.
                    wb data src = WB DATA MEM;
51.
                    wb_wen = 1;
52.
                end
53.
                INST_SW: begin
54.
                    imm_ext = 1;
55.
                    exe b src = EXE B IMM;
56.
                    exe_alu_oper = EXE_ALU_ADD;
57.
                    mem_wen = 1;
58.
                end
```

完成 controller 设计后,安装单周期 CPU 流程图,以及 ppt 描述,完成 datapath 设计,尤其注意 j,jl, bne 指令是设计中的重点:

```
always @(posedge clk) begin
2.
             if (cpu_rst) begin
3.
                 inst_addr <= 0;</pre>
4.
             end
5.
             else if (cpu_en) begin
6.
                 case (pc_src_ctrl)
7.
                      PC_JUMP: inst_addr <= {inst_addr[31:28],inst_data_ctrl[25:0]</pre>
    ,2'b0};
8.
                      PC_JR: inst_addr <= data_rs;</pre>
9.
                      PC_BNE: if (rs_rt_equal) begin
10.
                                    inst_addr <= inst_addr + 4;</pre>
11.
                      end
12.
                      else begin
13.
                          inst_addr <= alu_out;</pre>
14.
                      end
15.
                      default: inst_addr <= inst_addr + 4;</pre>
16.
                 endcase
17.
             end
18.
        end
```

根据 ppt 完成设计:

```
always @(*) begin
2.
            opa = data_rs;
            opb = data_rt;
3.
            case (exe_a_src_ctrl)
4.
5.
                EXE_A_RS: opa = data_rs;
6.
                EXE_A_LINK: opa = inst_addr_next;
7.
                EXE_A_BRANCH: opa = inst_addr_next;
8.
            endcase
9.
            case (exe_b_src_ctrl)
                EXE_B_RT: opb = data_rt;
10.
11.
                EXE_B_IMM: opb = data_imm;
12.
                EXE_B_LINK: opb = 32'h0;
13.
                EXE_B_BRANCH: opb = {data_imm[29:0], 2'b0};
14.
            endcase
15.
        end
16.
17.
        alu ALU (
18.
            .a(opa),
19.
            .b(opb),
            .oper(exe_alu_oper_ctrl),
20.
21.
            .result(alu_out)
22.
            );
23.
24.
        assign
25.
            mem_ren = mem_ren_ctrl & cpu_en & ~cpu_rst,
26.
            mem_wen = mem_wen_ctrl & cpu_en & ~cpu_rst,
27.
            mem_addr = alu_out,
28.
            mem_dout = data_rt;
29.
30.
        always @(*) begin
31.
            regw_data = alu_out;
32.
            case (wb_data_src_ctrl)
33.
                WB_DATA_ALU: regw_data = alu_out;
34.
                WB_DATA_MEM: regw_data = mem_din;
35.
            endcase
36.
        end
```

编写测试代码进行仿真测试:



如图所示,测试开始,当前指令地址为 0,执行 00000824 指令,之后指令地址+4 依次 按地址执行指令,同时寄存器被赋值;当指令地址为 0000000c 时执行第 4 条 jal 指令,可见下一条指令地址跳转为 00000028,执行 00004020 指令,证明 jal 指令正确执行。



进入 loop 中,可见仿真中执行地址为 00000040 都 1460fffa 指令后跳转回地址为 0000002c 的 8c890000 指令,同时\$5 寄存器的值在-1,说明 loop 执行中。



如图, 当\$5 寄存器值为 0 后, 执行 1460fffa 后不再跳转回 loop 地址, 而是转到 00000044

地址指令,证明 bne 判断逻辑正确,程序已挑出循环,随后执行 r 类型指令,观察\$2,\$8,\$9 寄存器值可见 lw,sw 指令执行正确,最后执行 03e00008,jr 指令,停止程序。



宏观观察仿真如图,符合指令集计算结果。

## 下载验证





如图所示,验证最后执行结果,\$9 寄存器值为258,证明指令集计算正确,单周期cpu功能正确实现。

## 总结心得

本次实验作为计算机体系结构的第一次实验,旨在复习单周期 CPU,其中只需要设计 CPU controller 和 datapath 即可,其中 bne 指令的编写为本次的难点,在设计时我们也遇到了一定的麻烦,然后通过不断的仿真分析,最终成功修改错误代码,完成验证。这说明在设计,编写过程中不断的仿真的重要性。