## 江苏大学 硕士研究生入学考试样题

科目代码: 834

科目名称: 电子技术

满分: 150 分

注意:①认真阅读答题纸上的注意事项:②所有答案必须写在答题纸上,写在本试题纸 或草稿纸上均无效: ③本试题纸须随答题纸一起装入试题袋中交回!

- 一、单项选择题(本大题共20小题,每小题2分,共40分) 请将正确 选项前的字母连同题号一起,写上答题纸,否则无效。
- 1、在低频小信号共射放大电路中,合理设置静态工作点的目的是 ]。
  - A、不失真地放大交流小信号; B、提高交流输入电阻;

C、增强带负载能力:

- D、提高放大电路效率
- 2、以下各阻容耦合基本放大电路中,输出电阻最小者是【】。
- A、共射电路; B、共源电路; C、共基电路; D、共集电路
- 3、直接耦合双极型晶体三极管(BJT)放大电路存在零点漂移的原因是
- A、电路元件老化: B、BJT 参数受温度影响: C、增益不够稳定: D、 $V_{CC}$ 不稳
- 4、某单管阻容耦合共射放大电路的中频电压放大倍数为: -100, 当信 号频率等于上限频率 fi 时,此电路的电压放大倍数约为【 】。
- $A_{x} 100$ ;  $B_{x} 3$ ;  $C_{x} 70.7$ ;  $D_{x} 70.7$
- 5、放大电路在高频信号作用下电压增益下降的原因是【 】。
- A、存在着晶体管极间电容和分布电容: B、晶体管非线性特性:
- C、电路中有耦合电容和射极旁路电容; D、静态工作点设置不合适
- 6、在射极恒流源差放电路中,用恒流源代替射极电阻  $R_E$  的作用是 1.
  - A、增大差模输入电阻:

- B、提高差模输出电压的幅值;
- C、取得与较高阻值  $R_E$ 相同的抑零漂效果; D、减小差模输出电阻
- 7、增益-带宽积(GBP)用来描述放大电路  $A_{\text{IISM}}$  与  $f_{\text{BW}}$  之关系,此乘积 应【】。
  - A、大一些好;
- B、越小越好; C、小一些好; D、越稳越好
- 8、已知射极跟随器与基本共射放大电路在同一电压源作用下,且知两者 选用同一只 BJT, 但前者的通频带却比后者【 】。

- A、窄得多; B、宽得多; C、欠稳定; D、略宽一些

| 9、在如下由集成运放组                 | 成的应用电路中,                                | 集成运放处于非                                 | <b></b>                                 |
|-----------------------------|-----------------------------------------|-----------------------------------------|-----------------------------------------|
| 是【】。                        |                                         |                                         |                                         |
| A、反相输入积分器;                  |                                         |                                         |                                         |
| C、除法运算电路;                   |                                         | 迟滞型电压比较                                 |                                         |
| 10、由于功放电路的输。                | <b>人</b> 和输出信号幅度                        | <b>支都较大,所以</b> 分                        | 《用【 】                                   |
| 法分析。<br>A、微变等效电路; B、        | 扣骨灶 С                                   | 县十 <i>估什符</i> 1                         | D. 网络八七                                 |
|                             |                                         |                                         |                                         |
| 11、在数据总线上实现<br>【 】。         | 见"分时传达剱                                 | 店" 切能的数                                 | 子逻辑部件是                                  |
| A、TTL <b>与非</b> 门; B、       | CMOS 体输门 (7                             | TC). C 作中                               | 15. 15. 15. 15. 15. 15. 15. 15. 15. 15. |
| 三态逻辑门                       | CIVIOS 存制门(                             | 10万; C、朱电位                              | 欧开始11; D、                               |
| 12、七段字形译码显示                 | <b>&amp;</b> 是 指 . 【                    | 】 的组合逻辑由 5                              | 改                                       |
| A、将七段字形显示信号                 |                                         |                                         |                                         |
| 显示信号:                       | 和大风 DCD 时;                              | DY ALDCD HIT                            | 对大风 山权于70                               |
| C、将 0~9 个数字转换成              | t BCD 码· D、                             | 将 8421 码转换F                             | 龙"0~9"                                  |
| 个数字显示出                      | , 202 1, 3, 2,                          | 14 0 121 1131(150)                      | × 0 7 / 10                              |
| 13、下列 4 种类型的触发              | <b>文器中可以组成移</b>                         | 8位寄存器的是【                                | ].                                      |
| A、基本 RS 触发器; B、             | 维-阻 D 触发器;                              | C、同步 RS 触                               | 发器:D、主从                                 |
| RS触发器                       | , , , , , , , , , , , , , , , , , , , , | • • • • • • • • • • • • • • • • • • • • |                                         |
| 14、若每输入 128 个朋              | (冲,分频器能输                                | 1出一个脉冲,则                                | 川此分频器需用                                 |
| 【 】个 T触发器链接而                | 可成?                                     |                                         |                                         |
| A, 7; B,                    | 8; C                                    | , 9;                                    | D, 10                                   |
| 15、由于通用阵列逻辑                 | GAL 的输出采用                               | 了【 】, 身                                 | <b>听以其芯片类型</b>                          |
| 少、功能全。                      |                                         |                                         |                                         |
| A、OLMC; B、扩展的               | 」宏单元; C、可                               | 「编程的或阵列;                                | D、灵活多样                                  |
| 的输出方式                       |                                         |                                         |                                         |
| 16、14 位 CMOS 逐次逼过           |                                         |                                         | 时间可表示为:                                 |
| $T=$ 【 】,下式中 $T_{CP}$ 为     | CP 脉冲的周期                                | 0                                       |                                         |
| A. $14T_{\text{CP}}$ ; B.   |                                         |                                         |                                         |
| 17、快闪式存储器(闪7                |                                         | ROM 结构简单、                               | 编程可靠的优                                  |
| 点,而且具有 E <sup>2</sup> PROM【 |                                         |                                         |                                         |
| A、集成度高; B、返                 | 医度快; C、                                 | 功耗低; D、降                                | 遂道效应、快速                                 |
| 擦除                          |                                         |                                         |                                         |
| 18、用【 】片 102                | 4×4 位 RAM 芯)                            | 片扩展成 2048×                              | 8 位的 RAM 存                              |
| 储系统。                        | 2                                       | 0. 4                                    | <b>T</b>                                |
| A, 8; B                     | . 2;                                    | C、4;                                    | D, 16                                   |
|                             |                                         |                                         |                                         |

19、某一个 16K×4 存储器芯片,它的起始 16 进制数地址全"0",试问: 其最高 16 进制数地址为【 】 16 ? 它的地址有【 】 位?

A 3FF/16;

B、7FFF/8; C、7FF/4; D、3FFF/14

20、欲将三角波变换为矩形波,需要设计用集成 555 定时器构成的 ].

A、多谐振荡器; B、矩形波产生器;

C、施密特触发器; D、单稳态触发器

二、逻辑电路如图 1 所示,设  $V_{DD}=10$  V,  $V_{CC}=5$  V, C 为控制信号,求 图示电压表的读数(请将答案填入表1内)。(本题16分,每空2分)





图 1 表 1

| V.         | V.         |   |
|------------|------------|---|
| <b>v</b> 2 | <b>Y</b> 3 | L |

| $\boldsymbol{C}$ | $V_1$ | $V_2$ | $V_3$ | $V_4$ |
|------------------|-------|-------|-------|-------|
| 0                |       |       |       |       |
| 1                |       |       |       |       |

- 三、图 2a 所示是一个由 3 线-8 线二进制译码器 CT74LS138 和**与**门构成的 3 输入逻辑电路,要求:
  - (1) 试分析该逻辑电路,列出真值表,并利用卡诺图进行化简;
- (2) 用最少的 3 输入端**与非**门实现该逻辑函数 F,允许输入端有反变量出现;
- (3) 现有一片 8 选 1 数据选择器 CT74LS151, 其控制端 0<sup>#</sup> 引脚折断, 试利用此芯片设计上述逻辑电路(就在图 2b 上连线)。 (本题 18 分)



四、用两片 CT74LS160 和适当的门电路,设计同步 42 进制计数器。要求采用同步置数法。

(本题 12 分)

表 2 MSI 同步 10 进制加法计数器 CT74LS160 功能表

| 2               | 16/8            |                   | 20000             | 输        | 入     |       |       | <u> </u> | 输出                                                   |
|-----------------|-----------------|-------------------|-------------------|----------|-------|-------|-------|----------|------------------------------------------------------|
| $\overline{CR}$ | $\overline{LD}$ | $CT_{\mathtt{P}}$ | $CT_{\mathrm{T}}$ | CP       | $D_0$ | $D_1$ | $D_2$ | $D_3$    | $Q_0$ $Q_1$ $Q_2$ $Q_3$                              |
| 0               | ф               | ф                 | ф                 | ф        | ф     | ф     | ф     | ф        |                                                      |
| 1               | 0               | ф                 | ф                 | t        | $d_0$ | $d_1$ | $d_2$ | $d_3$    | $\begin{array}{cccccccccccccccccccccccccccccccccccc$ |
| 1               | 1               | 1                 | 1                 | <b>†</b> | ф     | ф     | ф     | ф        | 8421码10进制加法计数                                        |
| 1               | 1               | 0                 | φ                 | ф        | ф     | ф     | ф     | ф        | 保<br>保<br>持                                          |
| 1               | 1               | ф                 | 0                 | ф        | ф     | ф     | ф     | ф        |                                                      |



图 3 第四题所用 CT74LS160 芯片

五、555 定时器应用电路如图 4 所示,图中 VD 为理想二极管, $+V_{DD}$  为 +5 V。要求:

- 1) 说明两片 CC7555 分别接成了何种应用电路;
- 2) 简述电路的工作原理:
- 3) 估算 Uol 及 Uol 的频率;
- 4) 定性画出 Uol 及 Uo2 的波形图。(12 分)

表3 555定时器功能表

| <i>TH</i> (6)              | $\overline{TR}(2)$ | $\overline{R}(4)$ | OUT(3) | V(7) |
|----------------------------|--------------------|-------------------|--------|------|
| Φ                          | Φ                  | 低                 | 低      | 导通   |
| $> 2V_{\rm DD}/3$          | $>V_{\rm DD}/3$    | 高                 | 低      | 导通   |
| $< 2V_{\rm DD}^{\rm DD}/3$ | $>V_{\rm DD}/3$    | 高                 | 保持     | 保持   |
| Φ                          | $< V_{\rm DD}/3$   | 高                 | 高      | 截止   |



834 电子技术

六、图 5 电路中 BJT 的  $U_{\text{BEQ}}$ =0.7 V, $\beta$ =100,各电阻值如图所注。

- (1) 该电路属于何种组态?
- (2)画出电路的直流通路;试问:为使  $U_{CQ}=-4$  V, $R_{e}$ 应取多大的电阻值,同时  $I_{CQ}=?$ 
  - (3) 绘出电路的微变等效电路图,并估算其 $\dot{A}_{\rm u}$ 、 $R_{\rm i}$ 、 $R_{\rm o}$ 之值。 (本题 16 分)



七、判断图 6 所示电路中引入的总体交流反馈属于何种类型(要求:直接在图中标瞬时电位极性,写出判断结果,不必另画图)。 (共 12 分)





八、试分析图 7 中集成运算放大器电路实现的运算关系式:  $u_{O1}=f_1$  ( $u_{I1}$ ,  $u_{I2}$ )、 $u_{O2}=f_2$  ( $u_{I3}$ ) 以及  $u_o=f(u_{I1},u_{I2},u_{I3})$ ,并指出图中的虚地点,以及各运放分别为哪一种功能的应用电路? (本题 12 分)



九、判断图 8 各电路能否产生正弦波振荡,若能,写出振荡器全称及其振荡频率 fo 表达式;若不能振荡,试改正,使之能振荡(另外作图)。**要求:**在各图上标出瞬时电位极性,或作扼要的相位判断说明,据此写出结论。 (本题 12 分)







图 8