# 数字逻辑

丁贤庆

ahhfdxq@163.com

# 通知 实验安排

数字逻辑电路课程有16个学时的实验,初步安排: 具体安排参见公共邮箱中的word文档。

本周开始进行实验环节,实验结束后16周周日(6月16号)晚23点前,各班学委要提交实验报告的电子版给我的邮箱ahhfdxq@163.com。不用收纸质报告了。

实验地点:综合实验楼306房间

## 关于实验报告

- □ 8次实验中,自己选择4次写到实验报告中就可以了。
- □ 补充的实验不需要写到实验报告中。

## 第十章作业布置

1、本周有实验。

# 第十章

## A/D 转换器

## 10.2 A/D 转换器

## 概述

1. A/D转换器功能

A/D转换器能将模拟电压成正比地转换成对应的数字量。



### 2. A/D转换器分类

### ① 并联比较型

特点: 转换速度快,转换时间 10ns~1μs, 但电路复杂。

#### ② 逐次逼近型

特点: 转换速度适中,转换时间 为几µs~100 µs, 转换精度高, 在转换速度和硬件复杂度之间达到一个很好的平衡。

### ③ 双积分型

特点: 转换速度慢,转换时间 几百μs ~几ms,但抗干扰能力最强。

## 10.2.1 A/D转换的一般工作过程



A/D转换器一般要包括取样,保持,量化及编码4个过程。

#### 1. 取样与保持

采样是将随时间连续变化的模拟量转换为在时间离散的模拟量。

采样信号S(t)的频率愈高,所采得信号经低通滤波器后愈能真实地复现输入信号。合理的采样频率由采样定理确定。

采样定理: 设采样信号S(t)的频率为 $f_s$ ,输入模拟信号 $U_I(t)$ 的最高频率分量的频率为 $f_{imax}$ ,

则  $f_{\rm s} \ge 2f_{\rm imax}$ 



## 取样与保持电路及工作原理

采得模拟信号转换为数字信号都需要一定时间,为了给后续的量化编码过程提供一个稳定的值,在取样电路后要求将所采样的模拟信号保持一段时间。



#### 2. 量化与编码

#### 量化

数字信号在数值上是离散的。采样-保持电路的输出电压 还需按某种近似方式归化到与之相应的离散电平上,任何数 字量只能是某个最小数量单位的整数倍。

#### 编码

量化后的数值最后还需通过编码过程用一个编码表示出来。经编码后得到的代码就是A/D转换器输出的数字量。

## 3.量化误差:量化前的电压与量化后的电压差

在量化过程中由于所采样电压不一定能被Δ整除,所以量化 前后一定存在误差,此误差我们称之为量化误差,用ε表示。

量化误差属原理误差,它是无法消除的。A/D转换器的位数越 多,各离散电平之间的差值越小,量化误差越小。

#### 4.量化方式

• 两种近似量化方式: 只舍不入量化方式和四舍五入的量化方式。

## a) 只舍不入量化方式:量化中把不足一个量化单位的部分舍弃;

对于等于或大于一个量化单位部分按一个量化单位处理。

例: 将0~1V电压转换为3位二进制代码



## b)四舍五入量化方式:量化过程将不足半个量化单位部分舍弃,

对于等于或大于半个量化单位部分按一个量化单位处理。

例: 将0~1V电压转换为3位二进制代码





1、电路组成











根据各比较器的参考电压值,可以确定输入模拟电压值与各比较器输出状态的关系。比较器的输出状态由D触发器存储,经优先编码器编码,得到数字量输出。

| $v_{\mathrm{I}}$                                | $C_{01} \ C_{02} \ C_{03} \ C_{04} \ C_{05} \ C_{06} \ C_{07}$ | $\mathbf{D}_2$ | $\mathbf{D}_1$ | $\mathbf{D_0}$ |
|-------------------------------------------------|----------------------------------------------------------------|----------------|----------------|----------------|
| $0 \le V_{\rm I} < V_{\rm REF}/15$              |                                                                | 0              | 0              | 0              |
| $V_{REF}/15 \le V_{I} < 3V_{REF}/15$            |                                                                | 0              | 0              | 1              |
| $3V_{REF}/15 \le V_I < 5V_{REF}/15$             |                                                                | 0              | 1              | 0              |
| $5V_{REF}/15 \le V_I < 7V_{REF}/15$             |                                                                | 0              | 1              | 1              |
| $7V_{REF}/15 \le \mathcal{V}_{I} < 9V_{REF}/15$ |                                                                | 1              | 0              | 0              |
| $9V_{REF}/15 \le V_{I} < 11V_{REF}/15$          |                                                                | 1              | 0              | 1              |
| $11V_{REF}/15 \le V_{I} < 13V_{R}/15$           |                                                                | 1              | 1              | 0              |
| $13V_{REF}/15 \le V_{I} < 15V_{REF}/15$         |                                                                | 1              | 1              | 1              |

#### 2、电路特点:

- •单片集成并行比较型A/D转换器的产品很多,如AD公司的AD9012 (TTL工艺8位)、AD9002 (ECL工艺, 8位)、AD9020 (TTL工艺, 10位)等。
- •在并行A/D转换器中,输入电压 $\upsilon_I$ 同时加到所有比较器的输入端。如不考虑各器件的延迟,可认为三位数字量是与 $\upsilon_I$ 输入时刻同时获得的。所以它的转换时间最短。
- •缺点是电路复杂,如三位ADC需7个比较器、7个触发器、8个电阻。位数越多,电路越复杂。
- •为了解决提高分辨率和增加元件数的矛盾,可以采取分级并行转换的方法。

## 10.2.5 A/D转换器的主要技术指标

## 1. 转换精度

单片集成A/D转换器的转换精度是用分辨率和转换误差来描述的。

### • 分辨率:

说明A/D转换器对输入信号的分辨能力。通常以输出二进制(或十进制)数的位数表示。

#### • 转换误差:

表示A/D转换器实际输出的数字量和理论上的输出数字量之间的差别。

#### 2. 转换时间

指A/D转换器从转换控制信号到来开始,到输出端得到稳定的数字信号所经过的时间。A/D转换器的转换时间与转换电路的类型有关

| 并行比较A/D转换器(8位) | <50ns       |
|----------------|-------------|
| 逐次比较型A/D转换器    | 10~50μs     |
| 间接A/D转换器       | 10ms~1000ms |

- ·并行比较A/D转换器的转换速度最高,
- ·逐次比较型A/D转换器次之,
- 间接A/D转换器(如双积分A/D)的速度最慢。

## 10.2.6 集成A/D转换器及其应用

- 1. 使用A/D转换器时应注意以下几点:
  - (1) 转换过程各信号的时序配合



## (2) 零点和满刻度调节

## (3) 参考电压的调节

## (4) 接地

模数、数模转换电路中要特别注意到地线的正确连接,否则干扰很严重,以致影响转换结果的准确性。



- ·A/D、D/A及采样保持芯片上都提供了独立的模拟地(AGND)和数字地(DGND)的引脚。
- 在线路设计中,必须将所有器件的模拟地和数字地分别相连,然后将模拟地与数字地仅在一点上相连接。

# 第十一章

## 数字系统设计基础

算法状态机和ASM图

## 11.2 算法状态机图 (ASM图)

ASM:

Algorithmic

State

Machine

算法状态机ASM是设计数字系统的常用工具,主要用于同步系统的逻辑设计阶段,可以准确地描述控制器的功能和状态变化条件。此外,ASM可以精确地表示出状态转换的时间关系,而一般的算法语言只能表达事件的先后顺序,无法表示其所经历的时间。

## ASM图 —— 是描述数字系统硬件算法的流程图。

——可以反映控制条件、控制器状态转换、控制器输出,以及处理器执行的操作,从而精确地描述整个系统的工作过程;另外,根据ASM图可以很容易地得到状态函数和输出函数,从而得出相应的硬件电路。

## 1. ASM图符号

ASM图由三个基本图形符号组成: 状态框、判断框和条件输出框,如下图所示。



### 2、状态框

■状态框用矩形框表示,一个矩形框,代表了数字系统控制器的时序状态图中的一个状态。其表示方式为: 在框内列出该状态下数据子系统应该进行的操作及为实现这种操作而产生的控制信号输出; 框的左上方表明状态名称; 右上方写上状态编码。



一个状态框占用一个cp(时钟)



□ 状态框描述了在某一个状态下状态机的操作和输出。





### 3、判断框

■判断框用菱形表示,表示ASM图的状态分支。控制器可根据判断条件的取值,决定在下一个CLK有效边沿到来时状态的转换方向,或决定数据处理器执行相应的操作。



(b) 判断框

■判断框的入口来自某一个状态框,在该状态占用一个时钟周期内,根据判断条件,以决定下一个时钟脉冲到来时,状态的走向,故判断框不占用新的cp。

## 判断框 (the decision box)

- □ 菱形框内填写条件变量的判断条件,经判断框后状态转移 出现两个或多个分支,如图中(a)所示。
- □ 若条件是真,选定一个分支,若条件是假,选定另一个分支。图 (b)是由两个判断框构成ASM图的实例。



判断框不占用新的cp。和 上个状态合用一个时钟周 期。

## 4. 条件输出框(chart conditional box)

□ 条件框(the conditional box)的形状为椭圆形,框内填写数据子系统进行的条件操作,框外填写必需的条件输出,条件框的输入通道必定来自判断框的分支,即条件框的操作或输出必须是在同时满足状态与条件的情况下才进行。

□ 如图(b)所示。当系统处于状态S1时,如果条件X1=0,那么CLR被清"0",否则CLR保持不变,同时不论X1为何值,系统

的下一状态都是S2。



## 条件框

- ■条件框的入口必定与判断框的输出相连。
- ■当判断框内的判断条件满足时,立即执行条件输出框内所规定的操作。*注意*:条件输出框不是控制器的一个状态。





条件框也不占用新的cp。 和上个状态合用一个时钟 周期。

#### 5、各种逻辑框之间的时间关系

■ASM图具有时间序列: ASM图中的每一个ASM块都对应了一个时钟脉冲周期应实现的操作。

- ❖一个ASM块表示一个时钟周期 内的系统状态,对应的是控制器 的状态图中的一个状态及输出。
- ❖ 每个ASM块必定包含一个状态 框且只允许包含一个状态框,与 此状态框相连的若干个判断框和 条件输出框也属于该ASM块。



ASM块实例

## ASM块

ASM块包括一个状态框和连接到它输出的所有判决框和条件框。 每一个ASM块描述了一个时钟周期的系统状态和操作。 如图,当系统处于S1状态时,在ASM块内的所有操作会在同一个时钟周期内同时执行,同时系统从S1状态将转移到另一个状态(S2、S3或S4),具体转移路径由E、F值决定。



# ASM块与状态机关系



### ASM的时序

- □同步数字系统中所有寄存器的时序是由一个时钟控制的。时钟不仅加在数据路径上,也加在控制逻辑(控制状态机)上。当CLK上升沿到来时,系统转向状态S1,下列操作在同一个时钟期间并行进行:
- $\square a$ ) A<=A+1
- □b) 如果E=1,则 R<=0
- □c) 当下一个CLK上升沿到来时,当前状态S1转向次态。





### 【例1】描述图中ASM图表的含义。



等效的ASM块





# □等效的判决框



# □ 错误反馈信号的ASM块



□功能等效的并行判决框和串行判决框。



# ASM图与状态图转换



# 实例: 交通灯控制装置的设计

十字路口交通灯和传感器示意图

在一个 装置。要求

- (1) 当主干道 通, 亮绿灯
- (2)如果主干灯,支干道
- (3)如果主干 求主干道每
- (4) 每次绿灯





### ■控制器设计

■主干道









• 支于道









■S0: 主干道绿灯亮, 支干道红灯亮;

■S1: 主干道黄灯亮, 支干道红灯亮;

■S2: 主干道红灯亮, 支干道绿灯亮;

■S3: 主干道红灯亮, 支干道黄灯亮;



十字路口交通灯和传感器示意图

### ■ASM图

一般情况下,如果主干道和支干道均无车辆要求通行,应该保证主干道绿灯亮,支干道红灯亮。

若支干道有车辆要求通行,则应允许支干道车辆通行;

若主干道、支干道均有车辆要求通行,则应先保证主干道通行30秒钟后,允许支干道通行。

在允许支干道车辆通行前,应先使主干道黄灯亮5秒钟, 支干道红灯保持;5秒钟后,变成主干道红灯亮,支干道 绿灯亮。在支干道保持畅通时,若主干道无车辆要求通 行,则支干道始终保持畅通;如果此时支干道无车辆要 求通行,则应立刻准备使主干道通车,支干道禁止通行 ;若此时主干道有车辆要求通行,并且支干道通行时间 已超过20秒钟,则应该准备使主干道通行.

在允许主干道通行前,应先使支干道的黄灯亮5秒钟, 主干道红灯保持;5秒钟后,变成主干道绿灯亮,支干 道红灯亮。







### ■设计实现



# 实例: 4位移位寄存器的ASM

□ 图中A是一个四位移位 寄存器,同步清零和 移位置数,其中A3为A 的最高位,RUN为外 部输入的异步变量, LODA为移位置数变量 ,它为条件输出即 LODA=S1·A3·RUN。



# 4位移位寄存器状态转换表

| 状态机   | 条件变量  |     | 移位寄存器内容 |       |       |       | 状态机   |
|-------|-------|-----|---------|-------|-------|-------|-------|
| 现态    | $A_3$ | RUN | $A_0$   | $A_1$ | $A_2$ | $A_3$ | 次态    |
| $S_0$ | Ø     | Ø   | 0       | 0     | 0     | 0     | $S_1$ |
| $S_1$ | 0     | Ø   | 1       | 0     | 0     | 0     | $S_1$ |
| $S_1$ | 0     | Ø   | 1       | 1     | 0     | 0     | $S_1$ |
| $S_1$ | 0     | Ø   | 1       | 1     | 1     | 0     | $S_1$ |
| $S_1$ | 0     | Ø   | 1       | 1     | 1     | 1     | $S_1$ |
| $S_1$ | 1     | 0   | 1       | 1     | 1     | 1     | $S_0$ |
| $S_0$ | Ø     | Ø   | 0       | 0     | 0     | 0     | $S_1$ |
|       |       |     |         |       |       |       |       |
| $S_1$ | 1     | 1   | 1       | 1     | 1     | 1     | $S_2$ |
| $S_2$ | Ø     | Ø   | 1       | 0     | 1     | 0     | $S_0$ |
|       |       |     |         |       |       |       |       |

## 控制单元和数据路径的硬件设计

- □ ASM图给出了设计数字系统(控制电路和数据路径)需要的所有信息。控制电路硬件与数据路径的硬件划分。
- □ 数据路径包含了与其操作和逻辑所关联的硬件, 这些逻辑用于产生提供给控制电路的状态信号。
  - 数据路径的设计要求在ASM图的状态框和条件框中给出,由在数据路径上标注操作来确定。
- □ 控制单元包含了所有数据路径中操作控制信号逻辑。
  - 控制逻辑有判决框和所需状态转移决定。

# 控制逻辑

- □ 数字系统的设计过程可分成两个部分:
  - 数据路径中的寄存器传输设计和控制单元中的控制逻辑设计。控制逻辑是一个有限状态机,其米里型和摩尔型输出控制着数据路径中的操作。
  - 控制单元的输入是外部输入,内部状态信号从数据路径反馈到控制电路。
- □ 控制电路是时序电路,可以采用时序逻辑设计步骤进行 设计。我们本章的方法是对时序电路设计方法的补充。
- □ 设计方法
  - 采用序列寄存器-计数器和译码器
  - 采用数据选择器来设计
  - 采用一位热位设计(每个状态一个触发器)

# 计数器型控制器

- □ 将所要求的控制状态按 一定原则进行编码分配 ,就可设计出一种状态 计数器型控制器。
- □ 图中计数器含有n个触 发器,触发器的状态作 为状态变量以二进制编 码的形式赋于ASM流图 中的每一个状态框,而 条件输出框不予赋值。
- □ 使用寄存器产生控制状态,使用译码器产生与 每个状态对应的输出信 号。若使用一位热位编 码,就不需要使用译码 器。



# 计数型控制器

| 现态    |       |   | 次                  | 态                  | 条件输出  |                |  |  |  |  |
|-------|-------|---|--------------------|--------------------|-------|----------------|--|--|--|--|
| $Q_2$ | $Q_1$ | X | Q <sub>2</sub> n+1 | Q <sub>1</sub> n+1 | $Z_2$ | Z <sub>1</sub> |  |  |  |  |
| 0     | 0     | 0 | 1                  | 0                  | 1     | 1              |  |  |  |  |
| 0     | 0     | 1 | 1                  | 1                  | 0     | 1              |  |  |  |  |
| 0     | 1     | Ø | 0                  | 0                  | 0     | 0              |  |  |  |  |
| 1     | 0     | Ø | 0                  | 0                  | 0     | 0              |  |  |  |  |
| 1     | 1     | Ø | 0                  | 0                  | 0     | 0              |  |  |  |  |



该表为简化状态转换表,因为10 和11状态与输入X无关,所以对 应于该两行输入值可作为任意项 Ø处理。

触发器的驱动方程:

$$Q_2^{n+1} = \overline{Q}_2 \overline{Q}_1$$
$$Q_1^{n+1} = \overline{Q}_2 \overline{Q}_1 X$$

输出方程:

$$Z_2 = \overline{Q}_2 \overline{Q}_1 \overline{X}$$

$$Z_1 = \overline{Q}_2 \overline{Q}_1$$

设01的次态为00,以保证一旦 出现01状态后(电路自启动) ,经过一个时钟周期可以自动 回到有用状态循环。