## 实验安排

数字逻辑电路课程有16个学时的实验,初步安排如下:

计算机1班 第8,10周 周三上午 1-4 (8:00-11:40)

计算机2班 第9,11周 周三上午 1-4 (8:00-11:40)

计算机3班 第9-12周 周二的下午5-6节

计算机4班 第10-13周 周一晚上 9-10 (19:00-20:50)

计算机5班 第9-12周 周三晚上9-10 (19:00-20:50)

物联网1班 第8,10周 周三下午5-8 (14:00-17:40)

物联网2班 第9,11周 周三下午5-8 (14:00-17:40)

计算机1班 第13,14周 周二上午4节 (8:00-11:40) 计算机2班 第13,14周 周二下午4节 (14:00-17:40) 计算机3班 第13,14周 周二晚上4节 (18:30-22:10) 计算机4班 第13,14周 周四上午4节 (8:00-11:40) 计算机5班 第13,14周 周四下午4节 (14:00-17:40) 物联网1班 第13,14周 周三下午4节 (14:00-17:40) 物联网2班 第13,14周 周三晚上4节(18:30-22:10) 实验设备台套数有限,所以一次只能安排一个班实验。

实验地点:综合实验楼305房间







## 第五章作业布置

- 1、明天晚上19:30-20:30在新安学堂230教 室答疑。
- 2、本次(4月2号)作业要求:

每个同学自己从第五章的课后习题中选 2题做到作业本中,至于做哪2题,每个同 学自己选择。不作硬性规定。我在检查作 业时,只看是否做了2题。 (从你购买的课 本上选题做就可以了。)

# 数字逻辑

丁贤庆

ahhfdxq@163.com

## 第五章

## 锁存器和触发器

#### 时序逻辑电路概述

1、时序逻辑电路与锁存器、触发器:

时序逻辑电路的工作特征和结构特征如下。

工作特征: 时序逻辑电路的工作特点是任意时刻的输出状态不仅与该当前的输入信号有关,而且与此前电路的状态有关。

结构特征:由组合逻辑电路和存储电路组成,电路中存在反馈。

锁存器和触发器是构成时序逻辑电路的基本逻辑单元。



#### 2、锁存器与触发器

共同点:具有0和1两个稳定状态,一旦状态被确定,就能自行保持。一个锁存器或触发器能存储一位二进制码。

#### 不同点:

锁存器---对脉冲电平敏感的存储 电路,在特定输入脉冲电平作用下 改变状态。

触发器---对脉冲边沿敏感的存储电路,在时钟脉冲的上升沿或下降沿的变化瞬间改变状态。



## 5.1 双稳态电路

### 5.1.1 双稳态的概念

### 5.1.2 最基本的双稳态电路

## 5.1 双稳态电路

#### 5.1.1 双稳态的概念





### 5.1.2 最基本的双稳态电路

#### 1. 电路结构



#### 2、数字逻辑分析

#### ——电路具有记忆1位二进制数据的功能。











#### 3. 模拟特性分析

$$\upsilon_{01} = \upsilon_{12} \quad \upsilon_{11} = \upsilon_{02}$$





A

## 5.2 SR锁存器

5.2.1 基本SR 锁存器

5.2.2 <u>门控SR锁存器</u>

#### 5.2 SR锁存器

#### 5.2.1基本SR 锁存器 (或非门)

1. 工作原理



| 输入 |   | 输出 |                  | 备注                   |    |
|----|---|----|------------------|----------------------|----|
| R  | S | Qn | Q <sup>n+1</sup> | $\overline{Q^{n+1}}$ |    |
| 0  | 0 | 0  | 0                | 1                    |    |
| 0  | 0 | 1  | 0                | 1                    | 保持 |
| 0  | 1 | 0  | 1                | 0                    |    |
| 0  | 1 | 1  | 1                | 0                    | 置1 |
| 1  | 0 | 0  | 0                | 1                    |    |
| 1  | 0 | 1  | 0                | 1                    | 置0 |
| 1  | 1 | 0  | 0                | 0                    |    |
| 1  | 1 | 1  | 0                | 0                    | 禁止 |

现态: R、S信号作用前Q端的状态,现态用Q "表示。

次态: R、S信号作用后Q端的 状态, 次态用 $Q^{n+1}$ 表示。







#### 1. 工作原理



#### 状态不变





若现态  $Q^{n}=0$ 



#### R=0、S=1 置1

无论现态Q "为0或1,锁存器的次态为1态。 信号消失后

新的状态将被记忆下来。



若现态  $Q^{n=1}$ 



若现态  $Q^{n=0}$ 

#### R=1、S=0 置0

无论现态 $Q^n$ 为0或1,锁存器的次态为0态。 信号消失后新的状态将被记忆下来。



若现态  $Q^{n}=1$ 



若现态 
$$Q^{n=0}$$

#### 

无论现态 $Q^n$ 为0或1,触发器的次态 $Q^n$ 、 $Q^n$ 都为0。



触发器的输出既不是0态,也不是1态

当*S、R* 同时回到0时,由于两个与非门的延迟时间无法确定,使得触发器最终稳定状态也不能确定。

约束条件: SR = 0



现态用 $Q^n$ 表示 次态用 $Q^{n+1}$ 表示

| 输入 |   | 输  | 臣                | 备注                   |    |
|----|---|----|------------------|----------------------|----|
| R  | S | Qn | Q <sup>n+1</sup> | $\overline{Q^{n+1}}$ |    |
| 0  | 0 | 0  | 0                | 1                    |    |
| 0  | 0 | 1  | 1                | 0                    | 保持 |
| 0  | 1 | 0  | 1                | 0                    |    |
| 0  | 1 | 1  | 1                | 0                    | 置1 |
| 1  | 0 | 0  | 0                | 1                    |    |
| 1  | 0 | 1  | 0                | 1                    | 置0 |
| 1  | 1 | 0  | 0                | 0                    |    |
| 1  | 1 | 1  | 0                | 0                    | 禁止 |





## 工作波形



#### 2. 基本SR锁存器的动态特性



 $t_{\text{pLH}}$ 和 $t_{\text{pHL}}$ 分别为输出由高到低和由低到高时,相对于输入的延迟时间。

脉冲宽度 $t_{W}$ : 如果输入脉冲宽度 $< t_{W}$ ,Q未越过介稳态点,S端信号撤出,会使输出状态不稳定。图中 $t_{W1}$ 和 $t_{W2}$ 均 $> t_{W}$ 。

#### 3. 用与非门构成的基本SR锁存器







#### 3. 用与非门构成的基本SR锁存器

a.电路图

#### b. 简化功能表

c.国标逻辑符号



| $\overline{R}$ | $\overline{S}$ | Q  | $\overline{Q}$ |
|----------------|----------------|----|----------------|
| 1              | 1              | 不变 | 不变             |
| 1              | 0              | 1  | 0              |
| 0              | 1              | 0  | 1              |
| 0              | 0              | 1  | 1              |



约束条件:

$$\overline{S} + \overline{R} = 1$$





#### 例 运用基本SR锁存器消除机械开关触点抖动引起的脉冲输出。







## 观察Q点的波形(用锁存器屏蔽抖动)







#### 5.2.2 门控SR 锁存器

### 1. 电路结构

简单SR锁存器

国标逻辑符号





使能信号控制门电路

#### 2、工作原理

$$E=0$$
: 状态不变

$$E=1$$
:  $Q_3=S$   $Q_4=R$  状态发生变化。

$$S=0$$
,  $R=0$ :  $Q^{n+1}=Q^n$ 

$$S=1$$
,  $R=0$ :  $Q^{n+1}=1$ 

$$S=0$$
,  $R=1$ :  $Q^{n+1}=0$ 

$$S=1$$
,  $R=1$ :  $Q^{n+1}=\Phi$ 





例:逻辑门控SR锁存器的E、S、R的波形如下图虚线上边所示,

锁存器的原始状态为Q=0,试画出 $Q_3$ 、 $Q_4$ 、Q和 $\overline{Q}$  的波形。



## 5.3 D锁存器

5.3.1 D锁存器的电路结构

5.3.2 典型的D锁存器集成电路

5.3.3 D 锁存器的动态特性

#### 5.3.1 D锁存器的电路结构

#### 1. 传输门控D锁存器

#### (1) 逻辑电路图



#### 逻辑符号







#### (2)工作原理



(a) E=1时

 $TG_1$ 导通, $TG_2$ 断开Q = D



(b) *E*=0时

TG<sub>2</sub>导通, TG<sub>1</sub>断开 Q不变





#### (3) 逻辑功能

#### D锁存器的功能表



| E | D | Q  | $\bar{\varrho}$ | 功能 |
|---|---|----|-----------------|----|
| 0 | × | 不变 | 不变              | 保持 |
| 1 | 0 | 0  | 1               | 置0 |
| 1 | 1 | 1  | 0               | 置1 |

$$E=0$$
,  $Q$ 不变

$$E=1$$
  $Q=D$ 



## (4) 工作波形









#### 2. 逻辑门控D锁存器

#### 逻辑电路图

#### D锁存器的功能表



| E | E D |    | $ar{oldsymbol{arrho}}$ | 功能 |
|---|-----|----|------------------------|----|
| 0 | ×   | 不变 | 不变                     | 保持 |
| 1 | 0   | 0  | 1                      | 置0 |
| 1 | 1   | 1  | 0                      | 置1 |

$$E=0$$

Q不变

$$E=1$$

$$D=0$$

$$S=0$$
  $R=1$ 

$$Q = 0$$

$$S=1$$
  $R=0$ 

$$Q = 1$$

#### 5.3.2 典型的D锁存器集成电路



#### 74HC/HCT373的功能表

| 工作档式     | 输入 |           |       | 内部锁存器 | 输 出   |
|----------|----|-----------|-------|-------|-------|
| 工作模式     | OE | <b>LE</b> | $D_n$ | 状 态   | $Q_n$ |
| 使能和读锁存   | L  | Н         | L     | L     | L     |
| 器 (传送模式) | L  | Н         | Н     | Н     | Н     |
| 锁存和读锁存   | L  | L         | L*    | L     | L     |
| 器        | L  | L         | H*    | Н     | Н     |
| 锁存和禁止输   | Н  | ×         | ×     | ×     | 高阻    |
| 出        | Н  | ×         | ×     | ×     | 高阻    |

L\*和H\*表示门控电平LE由高变低之前瞬间 $D_n$ 的逻辑电平。



#### 5.3.3 D锁存器的动态特性

定时图:表示电路动作过程中,对各输入信号的时间要求以及输出对输入信号的响应时间。



有建立时间 $t_{SU}$ 、保持时间 $t_U$ 、脉冲宽度 $t_W$ 等。



## 5.4 触发器的电路结构和工作原理

- 5.4.1 主从D触发器的电路结构和工作原理
- 5.4.2 典型主从D触发器集成电路
- 5.4.3 主从D触发器的动态特性
- 5.4.4 其他电路结构的触发器

#### 5.4 触发器的电路结构和工作原理

1. 锁存器与触发器

锁存器在E的高(低)电平期间 对信号敏感

触发器在CP的上升沿(下降 沿)对信号敏感

在VerilogHDL中对锁存器与 触发器的描述语句是不同的



#### 5.4 触发器的电路结构和工作原理

#### 5.4.1 主从D触发器的电路结构和工作原理

1. 电路结构

主锁存器与从锁存器结构相同

 $TG_1$ 和 $TG_4$ 的工作状态相同

 $TG_2$ 和 $TG_3$ 的工作状态相同







