# **Computer Organization Lab5**

Name: 陳子祈

ID: 0819823

# **Architecture diagrams:**



## Hardware module analysis:

```
1. forwarding:
```

input [4:0] EX\_Rs;

input [4:0] EX\_Rt;

input [4:0] MEM\_Rd;

input MEM\_RegWrite;

input [4:0] WB\_Rd;

input WB\_RegWrite;

output [1:0] Forward\_A;

output [1:0] Forward\_B;

description:

(1) 檢查 EX\_Rs、EX\_Rt 是否為 MEM\_RD 及 MEM\_RegWrite 是否是 1 及 MEM\_RD 是否為

非 0,如果以上條件都成立則使用 Forwarding,以此來解決 MEM 的 data hazard。

(2) 若 MEM\_Rd == EX\_Rs 或 EX\_Rt 不成立,接著再檢查 EX\_Rs、EX\_Rt 是否為 WB\_Rd 且 WB\_RegWrite 是否為 1 及 WB\_Rd 是否為非 0,若上述條件都成立則繼續使用 Forwarding,以此來解決 WB 的 data hazard。在發現 WB 的 data hazard 並做 Forwarding 之前,要先排除 MEM 的 data hazard 的發生才能使用 Forwarding,避免 double data hazard 的發生。

#### 2. HazardDetection:

```
input EX_MemRead;
input [4:0]EX_Rt;
input [4:0] ID_Rs;
input [4:0] ID_Rt;
input PCSrc;
output PC_Write;
output IF_ID_Write;
output IF_Flush;
output ID_Flush;
output EX_Flush;
```

#### description:

HazardDetection主要是在偵測Load use data hazard或Branch是否發生,並作相對應的動作。

- (1) 如果EX\_MemRead ==1 且 EX\_Rt==ID\_Rs或ID\_Rt 則代表Load use data hazard發生,這時要stall one block,將PC及IF/ID\_Reg保存起來,就是設定result\_PC\_Write=0且 result\_IF\_ID\_Write=0,除此之外,還需要製造一個bubble,也就是設定 result\_ID\_Flush=1。
- (2) 當PCSrc為1代表Branch發生,此時要防止前面幾個不需要執行的指令更新暫存器或記憶體,將IF、ID、EX正在執行的指令都Flush,也就是把IF/ID、ID/EX、EX/MEM的Pipeline Register全部變成0,因此輸出IF\_Flush、ID\_Flush、EX\_Flush皆為1。

其他 module 之前都已經有詳細說明,在此 LAB 就不贅述。

# Finished part:

請助教在測試 testbench.v 的時候可以將 MAX COUNT 調成 64,如下:

```
Pipe_CPU_1.v × TestBench.v × Instruction_Memory.v × ALU_Ctrl.v × Decoder.v × TestBench_behav.wcfg* ×
                                                                                                                          ? 🗗 🖸
D:/110down/Course/Computer_Organization/HW/CO_Lab_5/Others/CO_Lab_5/TestBench.v
Ф
42 ♥ O | for(i=0; i<16; i=i+1)
44 Ĭ O
         cpu.IM.instruction_file[i] = 32'b0;
end
45 🖒
46
47 O
         $readmemb("CO_P5_test_1.txt", cpu.IM.instruction_file); //Read instruction from "CO_P4_test_1.txt"
48 |
49 1
           // data memory
50 🖨 🔾
           for(i=0; i<128; i=i+1)
           begin
52 | 0
          cpu.DM.Mem[i] = 8'b0; end
60 1
         //Print result to "CO P4 Result.dat"
61 ♥ O always@(posedge CLK) begin
```

For CO\_P5\_test\_1.txt:



For CO\_P5\_test\_2.txt:



### Problems you met and solutions:

Q1: 發現 IF\_Instruction 會讀不到值。



A1: 因為我原本 instruction\_file 設為 15,但實際上指令有 21 個,所以後面會有一些指令讀不到



Q2: bgt、bne 寫錯,找很久才發現有錯。

A2: 原本以為 branch 指令跳到錯誤的指令位置,後來發現是我自己 bgt、bne 寫錯,改正確就好了。

```
\textbf{Pipe\_CPU\_1.v} \hspace{0.3cm} \times \hspace{0.3cm} \textbf{TestBench.v} \hspace{0.3cm} \times \hspace{0.3cm} |\hspace{0.1cm} \textbf{Instruction\_Memory.v} \hspace{0.3cm} \times \hspace{0.3cm} \hspace{0.3cm} |\hspace{0.1cm} \textbf{ALU\_Ctrl.v} \hspace{0.3cm} \times \hspace{0.3cm} |\hspace{0.1cm} \textbf{Decoder.v} \hspace{0.3cm} \times \hspace{0.3cm} |\hspace{0.1cm} \textbf{TestBench\_behav.wcfg*} \hspace{0.3cm} \times \hspace{0.3cm} |\hspace{0.1cm} \textbf{ALU\_Ctrl.v} \hspace{0.3cm} \times \hspace{0.3cm} |\hspace{0.1cm} \textbf{Decoder.v} \hspace{0.3cm} \times \hspace{0.3cm} |\hspace{0.1cm} \textbf{TestBench\_behav.wcfg*} \hspace{0.3cm} \times \hspace{0.3cm} |\hspace{0.1cm} \textbf{Decoder.v} \hspace{0.3cm} \times \hspace
                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    ? 🗗 🖸
  D:/110down/Course/Computer_Organization/HW/CO_Lab_5/Others/CO_Lab_5/Pipe_CPU_1.v
    ф
                                                                                            <u>Next</u> Previous <u>Highlight</u> <u>Match Case</u> <u>W</u>hole Words the page, continued from bottom
                                                                              .data i(MEM ReadData2).
                                                                             .MemRead_i(MEM_MemRead),
                                                                             .MemWrite_i(MEM_MemWrite),
  286
                                                                             .data_o(MEM_Memory_Out)
  287
  288
                                                          MUX_4tol #(.size(1)) Mux_Branch_Type(
  290
                                                                                    dataO i(MEM Zero)
                                                                              .datal_i(~( MEM_Zero | MEM_ALU_Result[31] )) //.datal_i(MUX4_1_i),
                                                                                 .data3_i(~MEM_Zero),
  294
                                                                              .select i(MEM BranchType).
                                                                             .data_o(MUX4_1_o)
                                     O and MEMPCSrc (MEM_PCSrc, MUX4_1_o, MEM_Branch);
 298
299
                                                          Pipe_Reg #(.size(1+1)) MEM_WB_Control(
                                                                              .clk_i(clk_i),
```

### **Summary:**

這次的 LAB 比之前難很多,雖然只有加 Forward 及 Hazard detection 兩個模組,可是要注意 很多細節,尤其是判斷 hazard 的部分。經過學長提醒,我才知道我後面很多指令讀不到原來是因為 Instruction\_file 設太少。另外,我還以為遇到 Branch 的問題,結果原來是自己寫 錯 bgt 及 bge。這次學到很多,希望暑假再好好精進實作的能力,我覺得自己很長粗心,找 錯要花很多時間,我花了整整三天才搞清楚問題在哪裡,希望下次可以好好加油。