# **Computer Organization Lab5**

Name: 陳子祈

ID: 0819823

# **Architecture diagrams:**



### Hardware module analysis:

```
1. forwarding:
```

input [4:0] EX\_Rs;

input [4:0] EX\_Rt;

input [4:0] MEM\_Rd;

input MEM\_RegWrite;

input [4:0] WB\_Rd;

input WB\_RegWrite;

output [1:0] Forward\_A;

output [1:0] Forward\_B;

description:

(1) 檢查 EX\_Rs、EX\_Rt 是否為 MEM\_RD 及 MEM\_RegWrite 是否是 1 及 MEM\_RD 是否為

非 0,如果以上條件都成立則使用 Forwarding,以此來解決 MEM 的 data hazard。

(2) 若 MEM\_Rd == EX\_Rs 或 EX\_Rt 不成立,接著再檢查 EX\_Rs、EX\_Rt 是否為 WB\_Rd 且 WB\_RegWrite 是否為 1 及 WB\_Rd 是否為非 0,若上述條件都成立則繼續使用 Forwarding,以此來解決 WB 的 data hazard。在發現 WB 的 data hazard 並做 Forwarding 之前,要先排除 MEM 的 data hazard 的發生才能使用 Forwarding,避免 double data hazard 的發生。

#### 2. HazardDetection:

```
input EX_MemRead;
input [4:0]EX_Rt;
input [4:0] ID_Rs;
input [4:0] ID_Rt;
input PCSrc;
output PC_Write;
output IF_ID_Write;
output IF_Flush;
output ID_Flush;
output EX_Flush;
```

#### description:

HazardDetection主要是在偵測Load use data hazard或Branch是否發生,並作相對應的動作。

- (1) 如果EX\_MemRead ==1 且 EX\_Rt==ID\_Rs或ID\_Rt 則代表Load use data hazard發生,這時要stall one block,將PC及IF/ID\_Reg保存起來,就是設定result\_PC\_Write=0且 result\_IF\_ID\_Write=0,除此之外,還需要製造一個bubble,也就是設定 result\_ID\_Flush=1。
- (2) 當PCSrc為1代表Branch發生,此時要防止前面幾個不需要執行的指令更新暫存器或記憶體,將IF、ID、EX正在執行的指令都Flush,也就是把IF/ID、ID/EX、EX/MEM的Pipeline Register全部變成0,因此輸出IF\_Flush、ID\_Flush、EX\_Flush皆為1。

### **Finished part:**

For CO\_P5\_test\_1.txt:



#### For CO\_P5\_test\_2.txt:



## Problems you met and solutions:

Q: 我發現如果 branch 有跳的話,MEM\_PCSrc 在 MEM stage 更新為 1,MEM\_PC\_Branch 也會在 MEM stage 更新為要跳的 PC,可是不知道為什麼兩個更新的時間不同。MEM\_PCSrc 比 MEM\_PC\_Branch 早一個 cycle time 就更新了。



A:

### **Summary:**

這次的 LAB 比之前難很多,雖然只有加 Forward 及 Hazard detection 兩個模組,可是要注意 很多細節,尤其是判斷 hazard 的部分。我還遇到 Branch 的問題,本來想說上次怎麼沒遇到 這個問題,看了上次給的測資才發現上次的 beq 也沒有真的跳,所以 PC 都沒遇到問題,不過這次 beq 有跳,我才發現沒有完全處理好 Branch 的 PC。這次學到很多,希望暑假再好好精進實作的能力,我覺得自己很長粗心,找錯要花很多時間,我花了整整三天才搞清 楚問題在哪裡,希望下次可以好好加油。