# 至试科技 ZHIXIN TECHNOLOGY FPGA 培训专家 www.zxopen.com

| 目茅  | ₹          |    |
|-----|------------|----|
| 1.  | ZX_1 开发板概述 | 2  |
| 2.  | 串口通信       | 4  |
| 3.  | 256 色 VGA  | 4  |
| 4.  | PS2 接口     | 5  |
| 5.  | 蜂鸣器        | 5  |
| 6.  | 流水灯        |    |
| 7.  | 四位按键       | 6  |
| 8.  | EEPROM     | 7  |
| 9.  | 七段数码管      | 7  |
| 10. | CY7C68013A | 8  |
| 11. | LCD12864   | 9  |
| 12. | DM9000A    | 10 |
| 13. | SDRAM      |    |
| 14. |            |    |
| 15. |            | 13 |
| 16. | 系统时钟       | 14 |
| 17. | 系统复位       | 14 |
|     |            |    |

## U市斗1文 TECHNOLOGY FPGA 培训专家 www.zxopen.com

#### 1. ZX 1 开发板概述

至芯推出的 ZX\_1 开发板集成了百兆以太网、液晶屏、USB2.0 等高端外设,采用四层黑色沉金设计,保证设计的稳定性和灵活性。功能最大化,价格最低化,让大家用的起,学得会。

#### 下面是各功能简介,如图1、2:

- 1. 百兆以太网接口(DM9000A)
- 2. USB2.0接口(Cy7c68013a)
- 3. PS2 接口
- 4. 无源蜂鸣器
- 5. 四个翠绿色流水灯
- 6. 6位连体共阳极七段数码管
- 7. LCD12864 液晶
- 8. 四位轻触按键
- 9. 系统复位按键
- 10. 重新加载按键
- 11. 串行通信接口(MAX232)
- 12. VGA 视频显示接口(256色)
- 13. AS 下载接口
- 14. 16Mbit 串行 Flash
- 15. JTAG 下载接口
- 16. ALTERA 四代 FPGA 芯片 (EP4CE10F17C8N)
- 17. 16PIN接口(LCD1602/4\*4矩阵键盘)
- 18. 128MByteSDRAM (HY57V281620A)
- 19. 板载 50M 有源晶振
- 20. 外接 4\*4 矩阵键盘
- 21. 64Kbit 串行存储芯片 EEPROM 24LC64(核心板覆盖, 图中未标出)







图二

至芯科技论坛 www.fpgaw.com

#### 2. 串口通信



➤ FPGA管脚 to, location rs232\_rx, pin\_K5  $rs232\_tx$ ,  $pin\_K2$ 

#### 3. 256 色 VGA



FPGA管脚 to, location rs232\_rx, pin\_K5 rs232\_tx, pin\_K2 vga\_vs, pin\_A7 vga\_hs, pin \_A6

vga\_b[1], pin \_C6 vga\_b[0], pin \_B5 vga\_g[2], pin \_E5 vga\_g[1], pin \_A4  $vga_g[0]$ , pin \_D4 vga\_r[2], pin \_C3  $vga_r[1]$ , pin \_B1  $vga_r[0]$ , pin \_E8

## 4. PS2 接口



➤ FPGA管脚 to, location ps2\_sclk, pin\_N8 ps2\_sda, pin\_L8

## 5. 蜂鸣器



FPGA管脚 to, location Beep, pin\_p9

## 6. 流水灯



#### ➤ FPGA管脚

to, location

LED[0], pin\_T12

LED[1], pin\_P8

LED[2], pin\_M8

LED[3], pin\_M10

## 7. 四位按键



#### ► FPGA管脚

to, location

key[0], pin\_L3

key[1], pin\_L1

key[2], pin\_J6

key[3], pin\_N1

#### 8. EEPROM



➤ FPGA管脚 to, location eeprom\_scl, pin\_L2 eeprom\_sda, pin\_L4

## 9. 七段数码管



#### ➤ FPGA管脚

to, location

sel[2], pin\_L6

sel[1], pin\_N6

sel[0], pin\_M7

seg[0], pin\_T11

seg[1], pin\_T10

seg[2], pin\_T9

seg[3], pin\_T8

seg[4], pin\_T7

seg[5], pin\_T6

## ZHI XIN TECHNOLOGY FPGA 培训专家 www.zxopen.com

seg[6], pin\_T5
seg[7], pin\_T4

#### 10. **CY7C68013A**



#### ➤ FPGA管脚

to, location

u\_ifclk, pin\_A5

usb\_address[1], pin\_J2

usb\_address[0], pin\_P2

usb\_data[15], pin\_R10

usb\_data[14], pin\_R11

usb\_data[13], pin\_R12

usb\_data[12], pin\_L7

usb\_data[11], pin\_P6

usb\_data[10], pin\_M6

usb\_data[9], pin\_R3

usb\_data[8], pin\_T2

usb\_data[7], pin\_D3

usb\_data[6], pin\_A3

usb\_data[5], pin\_B3

usb\_data[4], pin\_B4

usb\_data[3], pin\_R4

usb\_data[2], pin\_R5

usb\_data[1], pin\_R6

usb\_data[0], pin\_R7

| usb_flaga,  | pin_C2 |
|-------------|--------|
| usb_flagb,  | pin_N2 |
| usb_flagc , | pin_N3 |
| usb_sloe_n, | pin_P3 |
| usb_slrd_n, | pin_R9 |
| usb_slwr_n, | pin_R8 |

#### 11. LCD12864



#### FPGA管脚

to, location

12864\_res, pin\_R1

12864\_cs, pin\_T3

12864\_rs , pin\_J1

12864\_scl , pin\_P1

12864\_sda , pin\_K6



#### 12. **DM9000A**



#### FPGA管脚

to, location

sd[0], pin\_C9

sd[1], pin\_B9

sd[2], pin\_E10

sd[3], pin\_A10

sd[4], pin\_B10

sd[5], pin\_E11

pin\_B11 sd[6],

pin\_D11 sd[7],

sd[8], pin\_B7

sd[9], pin\_E6

sd[10], pin\_A8

sd[11], pin\_D8

sd[12], pin\_B8

sd[13], pin\_E9

sd[14], pin\_D9

sd[15], pin\_A9

cmd, pin\_C8

ior, pin\_B6

pin\_D6 iow,

pin\_D5 CS, pin\_A11 rst, int, pin\_C11

#### 13. **SDRAM**



#### FPGA管脚

to, location

pin\_J15 a[0],

pin\_N14] a[1],

a[2], pin\_P14

a[3], pin\_N13

a[4], pin\_T14

a[5], pin\_L13

a[6], pin\_L12

a[7], pin\_L14

a[8], pin\_K12

a[9], pin\_J13

a[10], pin\_J16

a[11], pin\_J12

ba[0], pin\_G15

| O       | ZHI XIN T | <b>江科技</b><br>ECHNOLOGY | FPGA | 培训专家    | : ww       | w.zxop | en.com |
|---------|-----------|-------------------------|------|---------|------------|--------|--------|
| ba[1],  | pin_J14   |                         |      |         |            |        |        |
| dom[1]  | , pin_F9  |                         |      |         |            |        |        |
| dom[0]  | ,pin_C15  |                         |      |         |            |        |        |
| scke,   | pin_K11   |                         |      |         |            |        |        |
| sclk,   | pin_J11   |                         |      |         |            |        |        |
| nwe ,   | pin_D16   |                         |      |         |            |        |        |
| nscas,  | pin_F16   |                         |      |         |            |        |        |
| ncras,  | pin_F15   |                         |      |         |            |        |        |
| nscs,   | pin_G16   |                         |      |         |            |        |        |
| dq[0],  | pin_A12   |                         |      |         |            |        |        |
| dq[1],  | pin_B12   |                         |      |         |            |        | 2 O A. |
| dq[2],  | pin_A13   |                         |      |         |            |        |        |
| dq[3],  | pin_A14   |                         |      |         |            | 4      |        |
| dq[4],  | pin_B14   |                         |      |         |            | M      |        |
| dq[5],  | pin_A15   |                         |      |         | 6          | .0     |        |
| dq[6],  | pin_B16   |                         |      |         |            |        |        |
| dq[7],  | pin_C16   |                         |      | \$      |            |        |        |
| dq[8],  | pin_F10   |                         |      |         | <b>Y</b> ' |        |        |
| dq[9],  | pin_F14   |                         |      | · (1)   |            |        |        |
| dq[10], |           |                         |      | All II. |            |        |        |
| dq[11], |           |                         |      | A.      |            |        |        |
| dq[12], |           |                         | 7 _/ |         |            |        |        |
| dq[13], |           |                         | 4/1- |         |            |        |        |
| dq[14], |           | 1                       |      |         |            |        |        |
| dq[15], | pin_D12   | 7.                      | J>"  |         |            |        |        |

# 14. LCD1602



FPGA管脚 to, location d[7], pin\_R14 d[6], pin\_T15 d[5], pin\_R16 d[4], pin\_P15 d[3], pin\_P16 d[2], pin\_N15 d[1], pin\_N16 d[0], pin\_L15 e, pin\_L16 r\_s, pin\_K16

r\_w, pin\_K15

#### 4\*4 矩阵键盘 15.



# 至 Thi Xin Technology FPGA 培训专家 www.zxopen.com Thi Xin Technology FPGA 培训专家 www.zxopen.com

to, location

col[0], pin\_L15

col[1], pin\_N15

col[2], pin\_P15

col[3], pin\_T15

row[0], pin\_R14

row[1], pin\_R16

row[2], pin\_P16

row[3], pin\_N16

# ELDESTIM. COM 系统时钟 16.

to, location

clk, pin\_E1

#### 系统复位 17.

to,location

rst\_n, pin\_K1