# 第4章 数字逻辑电路

- > 4.1 逻辑电路的分析与设计
- > 4.2 中规模集成逻辑电路及应用
- ▶ 4.3 硬件描述语言和可编程逻辑器件

## 4.2.1 中规模编码器和译码器

中规模集成组合逻辑电路功能比较完善,除基本功能外,还具有控制、功能扩展等,能方便地实现多片集成芯片的电路连接,应用广泛。

## 1、CMOS中规模集成优先编码器CD4532



(a) 简化逻辑符号

(b) 引脚排列图



8线—3线优先编码器CD4532功能表

|   | <b>编码器输入</b>   |          |       |   |       |   |   |       | 代码和控制输出        |   |       |    |     |
|---|----------------|----------|-------|---|-------|---|---|-------|----------------|---|-------|----|-----|
| H | I <sub>7</sub> | I        | $I_5$ | L | $I_3$ | I | I | $I_0$ | Y <sub>2</sub> | Y | $Y_0$ | GS | EO  |
| 0 | ×              | ×        | X     | X | X     | X | × | X     | 0              | 0 | 0     | 0  | 0   |
| 1 | 0              | 0        | 0     | 0 | 0     | 0 | 0 | 0     | 0              | 0 | 0     | 0  | (1) |
| 1 | 1              | <b>X</b> | ×     | X | X     | X | × | X     | 1              | 1 | 1     | 1  | 0   |
| 1 | 0              | 1        | X     | X | X     | X | X | X     | 1              | 1 | 0     | 1  | 0   |
| 1 | 0              | 0        | 1     | X | X     |   | X | X     | 14             | 0 | 1     | 1  | 0   |
| 1 | 0              | 0        | 0     | 1 | X     | X | × | X     | 1              | 0 | 0     | 1  | 0   |
| 1 | 0              | 0        | 0     | 0 | 1     | X | X | X     | 0              | 1 | 1     | 1  | 0   |
| 1 | 0              | 0        | 0     | 0 | 0     | 1 | X | X     | 0              | 1 | 0     | 1  | 0   |
| 1 | 0              | 0        | 0     | 0 | 0     | 0 | 1 | X     | 0              | 0 | 1     | 1  | 0   |
| 1 | 0              | 0        | 0     | 0 | 0     | 0 | 0 | 1     | 0              | 0 | 0     | 1  | 0   |

EO只有在El=1,而且无编码对象输入时,输出为1,它可以与相同芯片的El相连,实现多片优先编码器的连接(芯片扩展)

GS端当EI=1,且有编码输入时才为1,表示编码器处于工作状态,用于区分当编码器无输入和只有10输入的情况。

#### ◆芯片的扩展使用



两片CD4532组成16线/4线优先编码器

# 2、中规模集成3线—8线译码器74LS138







# 3/8译码器真值表

|        | 输                                   | /     | λ     |       | 输出               |                  |                  |                  |                  |                  |                  |                  |
|--------|-------------------------------------|-------|-------|-------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|
| $ST_A$ | $\overline{ST_B} + \overline{ST_C}$ | $A_2$ | $A_1$ | $A_0$ | $\overline{Y_0}$ | $\overline{Y_1}$ | $\overline{Y_2}$ | $\overline{Y_3}$ | $\overline{Y_4}$ | $\overline{Y_5}$ | $\overline{Y_6}$ | $\overline{Y_7}$ |
| 0      | X                                   | X     | X     | ×     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| X      | 1                                   | X     | X     | ×     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | _1               |
| 1      | 0                                   | 0     | 0     | 0     | 0                | 1                | 1                | 1                | 1                | 1                | 1 -              | 1                |
| 1      | 0                                   | 0     | 0     | 1     | 1                | 0                | 1                | 1                | 1                | 1                | 1                | 1                |
| 1      | 0                                   | 0     | 1     | 0     | 1                | 1                | 0                | 1                | 1                | 1                | 1                | 1                |
| 1      | 0                                   | 0     | 1     | -1    | 1                | 1                | 1                | 0                | 1                | 1                | 1                | 1                |
| 1      | 0                                   | 1     | 0     | 0     | 1                | 1                | 1                | 1                | 0                | 1                | 1                | 1                |
| 1      | 0                                   | 1     | 0     | 1     | 1                | 1                | 1                | 1                | 1                | 0                | 1                | 1                |
| 1      | 0                                   | 1     | 1     | 0     | 1                | 1                | 1                | 1                | 1                | 1                | 0                | 1                |
| 1      | 0                                   | 1     | 1     | 1     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0                |

## (1) 用3/8译码器采用分时制工作方式实现的4/16线译码





(2) 译码器应用举例 二进制译码器的每一个输出就是一个最小项, 而任何一个输出函数都可以表示为最小项之和 表达式,所以,译码器配上适当的逻辑门电路 就可实现各种组合电路。

【例】:用3线-8线译码器74LS138及最少量的与非门实现下列逻辑函数。

$$Z = AB + AC + BC$$

 $Z = ABC + AB\overline{C} + A\overline{B}C + \overline{A}BC = \overline{ABC}AB\overline{C}A\overline{B}C\overline{A}BC = \overline{Y_3}\overline{Y_5}\overline{Y_6}\overline{Y_7}$ 



$$Z = \overline{Y_3} \overline{Y_5} \overline{Y_6} \overline{Y_7}$$

$$Z = AB + AC + BC$$

$$Z = ABC + AB\overline{C} + A\overline{B}C + \overline{A}BC$$

$$= \overline{ABC} \overline{ABC} \overline{ABC} \overline{ABC} \overline{ABC}$$



例: 试用3/8译码器设计一个能判别四位二进制码中1的位数是奇数还是偶数的奇偶识别电路可用与非和与或非两种门电路。



解:令四位二进制码为A<sub>3</sub>A<sub>2</sub>A<sub>1</sub>A<sub>0</sub>,输出Y<sub>OD</sub>表示1的位数为奇数,<del>Y<sub>E</sub>为偶数</del>。则卡诺图为:

| $A_3A_2$ | $00^0$ | 01 | 11 | 10 |
|----------|--------|----|----|----|
| 00       | 0      | 1  | 0  | 1  |
| 01       | 1      | 0  | 1  | 0  |
| 11       | 0      | 1  | 0  | 1  |
| 10       | 1      | 0  | 1  | 0  |

图中1方格表示奇数, O格为偶数。 所以结合1格得到Y<sub>OD</sub>函数, 结合 O 格得Y<sub>E</sub>函数。

$$Y_{OD} = \overline{A_3} (\overline{A_2} \overline{A_1} A_0 + \overline{A_2} A_1 \overline{A_0} + A_2 \overline{A_1} \overline{A_0} + A_2 \overline{A_1} \overline{A_0} + A_2 A_1 A_0)$$

$$+ A_3 (\overline{A_2} \overline{A_1} \overline{A_0} + \overline{A_2} \overline{A_1} A_0 + A_2 \overline{A_1} \overline{A_0} + A_2 \overline{A_1} \overline{A_0})$$

$$= \overline{A_3} (\overline{\overline{Y_1} \overline{Y_2} \overline{Y_4} \overline{Y_7}}) + A_3 (\overline{\overline{Y_0} \overline{Y_3} \overline{Y_5} \overline{Y_6}})$$

$$Y_{OD} = \overline{A_3}(\overline{\overline{Y_1}\overline{Y_2}\overline{Y_4}\overline{Y_7}}) + A_3(\overline{\overline{Y_0}\overline{Y_3}\overline{Y_5}\overline{Y_6}})$$

#### 同理将有

$$Y_{E} = \overline{A_{3}}(\overline{A_{2}} \overline{A_{1}} \overline{A_{0}} + \overline{A_{2}} \overline{A_{1}} A_{0} + A_{2} \overline{A_{1}} \overline{A_{0}} + A_{2} \overline{A_{1}} \overline{A_{0}}) + A_{3}(\overline{A_{2}} \overline{A_{1}} A_{0} + \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} + A_{2} \overline{A_{1}} \overline{A_{0}} + A_{2} \overline{A_{1}} \overline{A_{0}}) + A_{2} \overline{A_{1}} \overline{A_{0}} + \overline{A_{2}} \overline{A_{1}} \overline{A_{0}}) = A_{3}(\overline{Y_{1}} \overline{Y_{2}} \overline{Y_{4}} \overline{Y_{7}}) + \overline{A_{3}}(\overline{Y_{0}} \overline{Y_{3}} \overline{Y_{5}} \overline{Y_{6}})$$

其电路为右图所示:



$$Y_{OD} = \overline{A_3}(\overline{\overline{Y_1}\overline{Y_2}\overline{Y_4}\overline{Y_7}}) + A_3(\overline{\overline{Y_0}\overline{Y_3}\overline{Y_5}\overline{Y_6}})$$



◆ 与或非门可以作为 二选一开关



# 4.2.2 中规模集成数据选择器

从数据的传输方式讲,它是一个并行/串行的传输转换电路。

从电路的输出函数可知,它是一个与—或表达式, 而电路的结构又是一个与或逻辑结构,因此,用该 电路同样可以用来产生各种各样的组合逻辑电路。

#### 74HC151数据选择器功能表

| :              | 输     | 入     |       | 输              | 出                  |
|----------------|-------|-------|-------|----------------|--------------------|
| 使能输入           | 茂     | 选择地址箱 | ì入    | 原码输出           | 反码输出               |
| $\overline{E}$ | $A_2$ | $A_1$ | $A_0$ | Y              | $\overline{Y}$     |
| 1              | ×     | ×     | ×     | 0              | 1                  |
| 0              | 0     | 0     | 0     | D <sub>0</sub> | $\overline{D}_0$   |
| 0              | 0     | 0     | 1     | $D_1$          | $\overline{D}_1$   |
| 0              | 0     | 1     | 0     | $D_2$          | $\overline{D}_2$   |
| 0              | 0     | 1     | 1     | D <sub>3</sub> | $\overline{D}_3$   |
| 0              | 1     | 0     | 0     | $D_4$          | $\overline{D}_4$   |
| 0              | 1     | 0     | 1     | D <sub>5</sub> | $\overline{D}_5$   |
| 0              | 1     | 1     | 0     | D <sub>6</sub> | $\overline{D}_{6}$ |
| 0              | 1     | 1     | 1     | $\mathbf{D}_7$ | $\overline{D}_{7}$ |



74HC151是一片CMOS集成的8选1数据选择器



## 1、集成芯片的扩展使用

若输入的并行数据位增加时, 应采用扩展的方法。 如何用8/1和4/1扩展 为32选1数据选择器?









#### 数据选择器输出:

$$Z = D_3 A_1 A_0 + D_2 A_1 \overline{A_0} + D_1 \overline{A_1} A_0 + D_0 \overline{A_1} \overline{A_0}$$

$$= \sum_{i=0}^{2^n-1} D_i m_i$$
什么总发?

## 2、利用数据选择器实现组合逻辑函数

例: 试用一片74LS151型8选1数据选择器实现函数

$$Z = f(A, B, C) = \overline{AB} + \overline{BC} + AB\overline{C}$$



解:选函数变量A,B,C从选择器地址A<sub>2</sub>,A<sub>1</sub>,A<sub>0</sub>输入,根据多路选择器的原理,数据输入端必定是常量O或1。为找出地址最小项对应数据输入端的关系,画出卡诺图,图中直接求出了各数据端的值。



以上例子为采用具有N个地址端的数据选择器实现N变量的函数。

## 思考: 当函数输入变量数小于或大于数据选择 器的地址端 (A) 财, 如何处理? 这类问题具体操作方法:

- (1) 在要实现的逻辑函数中选择适当的变量从选择器的地址输入。多余的变量从数据端加入。(当变量选得不同时,结果会不同)
- (2) 画出给定函数的卡诺图,求出地址变量最小项所对应的数据输入端的逻辑关系。
  - (3) 画出对应的逻辑图。

# 例:用8选1数据选择器实现二变量异或函数发生器Z = AB + AB

另解: 若把A2接高电平,则D5和D6接"1"。



函数输入变量小于数据选择器的地址端 (A)。将不用的地址端和不用的数据输入端 (D)都接地。

例:用4选1数据选择器实现:

$$Z(A,B,C) = \sum m(0,2,3,5,6)$$

$$= \overline{ABC} + \overline{ABC} + \overline{ABC} + \overline{ABC} + A\overline{BC} + A\overline{BC}$$

$$= \overline{ABC} + \overline{AB} + A\overline{BC} + A\overline{BC}$$

 例:下图是用两个4选1数据选择器组成的逻辑电路,试写出输出Z与输入M、N、P、Q之间的逻辑函数式。已知数据选择器的逻辑函数式是

$$Y = (D_0 \overline{A}_1 \overline{A}_0 + D_1 \overline{A}_1 A_0 + D_2 A_1 \overline{A}_0 + D_3 A_1 A_0) \cdot S$$



$$Z = (N\overline{M}Q + NMQ)\overline{P} + (\overline{N}\overline{M}Q + \overline{N}MQ)P$$
$$= N\overline{P}Q + \overline{N}PQ = (N \oplus P)Q$$

## 3、用于产生序列脉冲

如果把多路数据选择器的数据输入端接预先设计好的序列数据,而在地址控制端依次加上地址,则在选择器的输出端将可以输出序列脉冲。如图是产生01011001序列脉冲的电路。



# 4.2.3 中规模集成加法器与数值比较器

#### 一、加法器 74HC283





## 1、实现多位二进制数相加



## 2、用74HC283实现减法运算

### 被减数大于减数?



#### 可逆加减法?



## 3、实现代码转换

用74HC283加法器将BCD代码的8421码转换成余 三码

以8421码为输入、 余三码为输出列出 真值表

| 1 2 5 | 输 | 入 |     |       | 输     | 出     |       |
|-------|---|---|-----|-------|-------|-------|-------|
| D     | C | В | A   | $Y_3$ | $Y_2$ | $Y_1$ | $Y_0$ |
| 0     | 0 | 0 | 0   | 0     | 0     | 1     | 1     |
| 0     | 0 | 0 | 1   | 0     | 1     | 0     | 0     |
| 0     | 0 | 1 | 0   | 0     | 1     | 0     | 1     |
| 0     | 0 | 1 | 1   | 0     | 1     | 1     | 0     |
| 0     | 1 | 0 | 0   | 0     | 1     | 1     | 1     |
| 0     | 1 | 0 | 1   | 1     | 0     | 0     | 0     |
| 0     | 1 | 1 | 0   | 1     | 0     | 0     | 1     |
| 0     | 1 | 1 | 1 = | 1     | 0     | 1     | 0     |
| 1     | 0 | 0 | 0   | 1     | 0     | 1     | 1     |
| 1     | 0 | 0 | 1_  | 1     | 1     | 0     | 0     |

由表可知:输出即为输入加3(即0011)

所以有:

$$Y_3 Y_2 Y_1 Y_0 = DCBA + 0011$$



# 二、数值比较器74HC85

74HC85型中规模集成四位数值比较器的引脚排列图





# 用二片74HC85画出的一个8位数值比较器的电路连接



## 二个10位数值比较器的级连





# 4.2.4 中规模集成计数器

中规模集成计数器有总清零端、置数端、数据输入端、进借位输出端,扩展控制端等,利用这些端可以把中规模集成计数器连接成各种进制的计数器

对中规模集成计数器,主要能读懂真值表(功能表),引脚排列,就可以使用它。

## 一、典型的中规模集成计数器

## 1. 四位二进制加法计数器74HC163和74HC161

#### 功能说明

集成计数器 74HC163 功能表

|    |    |    | 触发器状态 |                          |                |       |       |       |             |             |             |             |
|----|----|----|-------|--------------------------|----------------|-------|-------|-------|-------------|-------------|-------------|-------------|
| CP | CR | ĪD | CTp   | $\text{CT}_{\mathtt{T}}$ | D <sub>3</sub> | $D_2$ | $D_1$ | $D_0$ | $Q_3^{n+1}$ | $Q_2^{n+1}$ | $Q_1^{n+1}$ | $Q_0^{n+1}$ |
| 1  | 0  | х  | Х     | х                        | Х              | Х     | Х     | Х     | 0           | 0           | 0           | 0           |
| †  | 1  | 0  | Х     | х                        | $A_3$          | $A_2$ | $A_1$ | $A_0$ | $A_3$       | $A_2$       | $A_1$       | $A_0$       |
| †  | 1  | 1  | 1     | 1                        | х              | X     | X     | X     | 四位二进制加法计数   |             |             |             |
| †  | 1  | 1  | 0     | x                        | X              | Х     | X     | X     | 同步保持        |             |             |             |
| X  | 1  | 1  | Х     | 0                        | Х              | X     | Х     | Х     | 异步保持        |             |             |             |



集成计数器74HC161引脚排列与74HC163完全相同,但它采用了"异步清零"和"同步置数"方式。

集成计数器 74HC161 功能表↓

|            |                 |                           |                | 输入₽            |                         |                               |                  |                  |                  | 触发器                    | В状态₽                  |                       |
|------------|-----------------|---------------------------|----------------|----------------|-------------------------|-------------------------------|------------------|------------------|------------------|------------------------|-----------------------|-----------------------|
| CP ₽       | <del>CR</del> ₽ | $\overline{LD}$ $\varphi$ | $CT_{P^{\wp}}$ | $CT_{T^{\wp}}$ | $D_{3}$                 | $\mathbf{D}_{2^{4^{\jmath}}}$ | $D_{1^{e^{j}}}$  | $D_{0^{4^{3}}}$  | $Q_3^{n+1}$      | $Q_2^{n+1}$            | $Q_1^{n+1}$ $\varphi$ | $\mathcal{Q}_0^{n+1}$ |
| X ø        | 0₽              | X &                       | X ₽            | X &            | X 🕫                     | X 🕫                           | <b>X</b> 42      | X 🕫              | 0₽               | 0₽                     | 0₽                    | 0₽                    |
| <b>↑</b> ₽ | 1₽              | 0₽                        | X ₽            | X ₽            | <b>A</b> <sub>3</sub> ₽ | A <sub>2</sub> ₽              | A <sub>1</sub> ₽ | A <sub>0</sub> ₽ | A <sub>3</sub> . | $\mathbf{A}_{2^{\wp}}$ | $A_{1}$               | $A_{0}$               |
| <b>↑</b> ₽ | 1₽              | 1₽                        | 1₽             | 1₽             | X 🕫                     | X 🕫                           | <b>X</b> 42      | X 🕫              | 四位               | 立二进制                   | 引加法计                  | ├数↵                   |
| <b>↑</b> ₽ | 1₽              | 1₽                        | 0₽             | Χø             | X₽                      | X 🕫                           | <b>X</b> 42      | <b>X</b> 42      | 保持↩              |                        |                       |                       |
| X ₽        | 1₽              | 14                        | X &            | 04             | X &                     | X₽                            | X &              | X₽               | 不变。              |                        |                       |                       |



# 2. 十进制可逆计数器

◆十进制可逆计数器74HC217(目前讲义上无)

74HC217型 BCD码双时钟可逆计数器功能表

|    | 轩               | 前      |        | 入     |       |       |       | 角       | 触发器   | 器<br>状态 | 77    | 说明   |
|----|-----------------|--------|--------|-------|-------|-------|-------|---------|-------|---------|-------|------|
| CR | $\overline{LD}$ | $CP_U$ | $CP_D$ | $D_3$ | $D_2$ | $D_1$ | $D_0$ | $Q_3$   | $Q_2$ | $Q_1$   | $Q_0$ |      |
| 1  | ×               | ×      | ×      | ×     | ×     | ×     | ×     | 0       | 0     | 0       | 0     | 异步清0 |
| 0  | 0               | ×      | ×      | D     | С     | В     | A     | D       | С     | В       | A     | 异步置数 |
| 0  | 1               | 1      | 1      | ×     | ×     | ×     | ×     | 8421加计数 |       |         | 女     |      |
| 0  | 1               | 1      | 1      | ×     | ×     | ×     | ×     | 8421减计数 |       |         |       |      |
| 0  | 1               | 1      | 1      | ×     | ×     | ×     | ×     | 保持不变    |       |         |       |      |

双肘钟触发

74HC217型BCD码双时钟可逆计数器引脚图

# ◆十进制可逆计数器74LS192

|      |                           |                |                |                       | /4LS                   | 192 岁月86          | <b>1</b> ₹€     |                         |                                 |                  |                       |
|------|---------------------------|----------------|----------------|-----------------------|------------------------|-------------------|-----------------|-------------------------|---------------------------------|------------------|-----------------------|
|      |                           |                | 输              | λ                     |                        |                   |                 |                         | 触发都                             | 器状态              |                       |
| CR ₽ | $\overline{LD}$ $\varphi$ | $CP_{U^{\wp}}$ | $CP_{D^{\wp}}$ | $D_{3^{\varrho^{3}}}$ | $D_{2^{\wp}}$          | $D_{1^{\varrho}}$ | $D_{0^{\rm c}}$ | $Q_3^{n+1}$             | $\mathcal{Q}_2^{n+1}$ $\varphi$ | $Q_1^{n+1}$      | $\mathcal{Q}_0^{n+1}$ |
| 1₽   | X &                       | X ₽            | X €            | X ₽                   | Χø                     | X &               | <b>X</b> 43     | 0₽                      | 0₽                              | 0₽               | 0₽                    |
| 0₽   | 0₽                        | X ₽            | X ₽            | $A_{3}$               | $\mathbf{A}_{2^{\wp}}$ | $A_{1}$           | $A_{0}$         | <b>A</b> <sub>3</sub> ₽ | $A_{2}$                         | A <sub>1</sub> . | $A_{0}$               |
| 0₽   | 1₽                        | <b>†</b> 🕫     | 1₽             | X₽                    | X &                    | 842               | 1 十进制           | 制加法も                    | ↑数↩                             |                  |                       |
| 0₽   | 1₽                        | 1₽             | <b>↑</b> ₽     | <b>X</b> 43           | 842                    | 1 十进制             | 制减法も            | †数↵                     |                                 |                  |                       |
| 0₽   | 1₽                        | 1.0            | 1₽             | X €                   |                        | 保                 | .持。             |                         |                                 |                  |                       |

7/I C102 Th 绝丰。

$$\overline{CO} = \overline{Q_3 Q_0 \overline{CP_U}}$$

$$\overline{BO} = \overline{\overline{Q}_3 \overline{Q}_2 \overline{Q}_1 \overline{Q}_0 \overline{CP_D}}$$



二、利用单片中规模集成计数器实现N进制计数

1. 用反馈清零法实现功能扩展 基本想法:在正常计数时,清零端 CR或 CR 应在高电平(或低电平),当计到某个数 时(人为设定),清零端变低电平,然后 又回到高电平,计数器重新开始计数 【例】试分别用74HC161和74HC163型中规模集成计数器设计一个8421BCD编码的七进制加法计数器。



当状态"0110"出现后可采用"反馈清零" 法将下一个状态强制置成"0000"

### 在异步清零时,必须借助0110的下一个状态0111,利

用0111状态作为反馈清零控制





#### 集成计数器 74HC161 功能表↓

|            |                 |                           |                | 输入₽            |                         |                               |               |                  |                  | 触发            | 器状态₽             | ,                               |
|------------|-----------------|---------------------------|----------------|----------------|-------------------------|-------------------------------|---------------|------------------|------------------|---------------|------------------|---------------------------------|
| CP ₽       | <del>CR</del> ₽ | $\overline{LD}$ $\varphi$ | $CT_{P^{\wp}}$ | $CT_{T^{\wp}}$ | $D_{3}$                 | $\mathbf{D}_{2^{e^{\jmath}}}$ | $D_{1^{\wp}}$ | $D_{0^{4^{3}}}$  | $Q_3^{n+1}$      | $Q_2^{n+1}$   | $Q_1^{n+1}$      | $\mathcal{Q}_0^{n+1}$ $\varphi$ |
| X ₽        | 0₽              | X &                       | X ₽            | X &            | X 🕫                     | X 🕫                           | X &           | X 🕫              | 0₽               | 0₽            | 0₽               | 0₽                              |
| <b>↑</b> ₽ | 1₽              | 0₽                        | X ₽            | X ₽            | <b>A</b> <sub>3</sub> ₽ | A <sub>2</sub> ₽              | $A_{1}$       | A <sub>0</sub> ₽ | A <sub>3</sub> ₽ | $A_{2^{\wp}}$ | A <sub>1</sub> ₽ | <b>A</b> 0⁴                     |
| <b>↑</b> ₽ | 1₽              | 1₽                        | 1₽             | 1₽             | X 🕫                     | X 🕫                           | X 🕫           | X 🕫              | 四位二进制加法计数。       |               |                  | 上数₽                             |
| <b>↑</b> ₽ | 1₽              | 1₽                        | 0₽             | Χø             | X 🕫                     | X 🕫                           | X 🕫           | X 🕫              | 保持。              |               |                  |                                 |
| Χø         | 1₽              | 14                        | X &            | 04             | X &                     | X &                           | X &           | Χę               | 不变。              |               |                  |                                 |



必须保证清零 脉冲有足够的 宽度



充分保证异步清零的有效性

#### 集成计数器 74HC163 功能表

|    |    |    |                 | 输入                         |                |       |       |       |             | 触发器         | B状态         |             |
|----|----|----|-----------------|----------------------------|----------------|-------|-------|-------|-------------|-------------|-------------|-------------|
| CP | CR | ĪD | СТ <sub>Р</sub> | $\mathrm{CT}_{\mathtt{T}}$ | D <sub>3</sub> | $D_2$ | $D_1$ | $D_0$ | $Q_3^{n+1}$ | $Q_2^{n+1}$ | $Q_1^{n+1}$ | $Q_0^{n+1}$ |
| †  | 0  | Х  | Х               | Х                          | Х              | Х     | Х     | Х     | 0 0 0 0     |             |             | 0           |
| †  | 1  | 0  | X               | х                          | $A_3$          | $A_2$ | $A_1$ | $A_0$ | $A_3$       | $A_2$       | $A_l$       | $A_0$       |
| †  | 1  | 1  | 1               | 1                          | Х              | х     | X     | Х     | 四位          | 立二进制        | 引加法と        | 十数          |
| †  | 1  | 1  | 0               | х                          | X              | Х     | Х     | X     | 同步保持        |             |             |             |
| х  | 1  | 1  | Х               | 0                          | Х              | Х     | X     | Х     | 异步保持        |             |             |             |

采用同步清零时,除了要求清零端 CR 为低电平外,还要求有时钟CP。可以将最后一个 状态"0110"作为反馈控制逻辑



# 2. 用置数法实现功能扩展

该方法的基本思路: 计数器可以从0...0开始 计数, 也可从某一个数字开始计数, 而 0...0或某个数字可以从数据输入端预置入 计数器, 然后计数 【例】试用中规模集成计数器74HC163设计一个余3编码的七进制加法计数器。



74HC163的置数控制属于同步置数 将状态转移图中最大状态"1001"作为置数控制逻辑,让计数器状态出现1001时,将计数器的状态置成0011



$$\overline{LD} = Q_3^n Q_0^n$$

【例】用中规模集成计数器74HC217设计一个8421BCD编码的七进制减法计数器。



#### 74HC217为异步方式置数

借助于"0000"的下一个状态"1001"(当74HC217连接成十进制减法计数功能时,"0000"状态的下一个状态是"1001")作为置数控制逻辑状态

# 74HC217型 BCD码双时钟可逆计数器功能表

|    | 斩               | 俞      |        | 入     |       |       |       | f       | 触发器   | <b></b> | 2     | 说明   |
|----|-----------------|--------|--------|-------|-------|-------|-------|---------|-------|---------|-------|------|
| CR | $\overline{LD}$ | $CP_U$ | $CP_D$ | $D_3$ | $D_2$ | $D_1$ | $D_0$ | $Q_3$   | $Q_2$ | $Q_1$   | $Q_0$ |      |
| 1  | ×               | ×      | ×      | ×     | ×     | ×     | ×     | 0       | 0     | 0       | 0     | 异步清0 |
| 0  | 0               | ×      | ×      | D     | С     | В     | A     | D       | С     | В       | A     | 异步置数 |
| 0  | 1               | 1      | 1      | ×     | ×     | ×     | ×     | 8421加计数 |       |         |       |      |
| 0  | 1               | 1      | 1      | ×     | ×     | ×     | ×     | 8421减计数 |       |         |       |      |
| 0  | 1               | 1      | 1      | ×     | ×     | ×     | ×     | 保持不变    |       |         |       |      |





# \*【题4.36(b)】

该电路是连接成减法模式, 当有借位输出时,将数据输 入端的数据置入计数器中, 计数器又重新开始新一轮计 数,状态转换图如图所示。

$$\overline{BO} = \overline{\overline{Q}_3} \overline{\overline{Q}_2} \overline{\overline{Q}_1} \overline{\overline{Q}_0} \overline{\overline{CP_D}}$$



0000状态出现时是否就置数?虽然是异步置数方式注意  $\overline{BO}$  还需要脉冲配合! 慎用!

74HC193功能表

|    | 输               |                             |          |       | λ     |       |                            | 输     |       |       | 出                          |
|----|-----------------|-----------------------------|----------|-------|-------|-------|----------------------------|-------|-------|-------|----------------------------|
| CR | $\overline{LD}$ | $CP_{\scriptscriptstyle U}$ | $CP_D$   | D     | C     | В     | A                          | $Q_3$ | $Q_2$ | $Q_1$ | $Q_0$                      |
| 1  | ×               | X                           | ×        | ×     | ×     | ×     | ×                          | 0     | 0     | 0     | 0                          |
| 0  | 0               | ×                           | ×        | $D_3$ | $D_2$ | $D_1$ | $D_{\scriptscriptstyle 0}$ | $D_3$ | $D_2$ | $D_1$ | $D_{\scriptscriptstyle 0}$ |
| 0  | 1               | <b>†</b>                    | 1        | ×     | ×     | ×     | ×                          | 四位    | 二进制   | 訓加法   | 计数                         |
| 0  | 1               | 1                           | <b>†</b> | ×     | ×     | ×     | ×                          | 四位    | 二进制   | 訓减法   | 计数                         |

# 3. 多次反馈置数法

反馈清零法和反馈置数法局限于原计数器的计数状态以二进制规律连续变化。

如果状态转移不连续,则应采用置数和计数功能交替使用。状态不连续时采用置数法,在状态连续变化时采用计数法实现。

# 【例】用中规模集成计数器74HC163设计一个如图所示状态转移图的七进制计数器。



|    |    |                 |     | 输入                |                |                |       |       |             | 触发器         | B状态         |             |
|----|----|-----------------|-----|-------------------|----------------|----------------|-------|-------|-------------|-------------|-------------|-------------|
| СР | CR | $\overline{LD}$ | CTp | $CT_{\mathtt{T}}$ | D <sub>3</sub> | D <sub>2</sub> | $D_1$ | $D_0$ | $Q_3^{n+1}$ | $Q_2^{n+1}$ | $Q_1^{n+1}$ | $Q_0^{n+1}$ |
| †  | 0  | х               | Х   | х                 | Х              | Х              | Х     | Х     | 0 0 0 0     |             |             | 0           |
| †  | 1  | 0               | Х   | х                 | $A_3$          | $A_2$          | $A_1$ | $A_0$ |             |             |             | $A_0$       |
| †  | 1  | 1               | 1   | 1                 | х              | X              | X     | Х     | 四位          | 立二进制        | 引加法计        | <b>上数</b>   |
| †  | 1  | 1               | 0   | х                 | X              | X              | Х     | X     | 同步保持        |             |             |             |
| х  | 1  | 1               | Х   | 0                 | Х              | X              | X     | Х     | 异步保持        |             |             |             |



$$\overline{LD} = Q_1^n Q_0^n + Q_2^n \overline{Q_1^n}$$

#### 5.4 状态转移真值表

| CP | $Q_3$ | $Q_2$ | $Q_1$ | $Q_0$ | $Q_3^{n+1}$ | $Q_2^{n+1}$ | $Q_1^{n+1}$ | $Q_0^{n+1}$ | $\overline{LD}$ | $D_3$ | $D_2$ | $D_1$ | $D_0$ |
|----|-------|-------|-------|-------|-------------|-------------|-------------|-------------|-----------------|-------|-------|-------|-------|
| 1  | 0     | 0     | 0     | 0     | X           | X           | X           | X           | X               | X     | X     | X     | X     |
| 2  | 0     | 0     | 0     | 1     | X           | X           | X           | X           | X               | X     | X     | X     | X     |
| 3  | 0     | 0     | 1     | 0     | X           | X           | X           | X           | X               | X     | X     | X     | X     |
| 4  | 0     | 0     | 1     | 1     | 0           | 1           | 0           | 0           | 1               | X     | X     | X     | X     |
| 5  | 0     | 1     | 0     | 0     | 0           | 1           | 0           | 1           | 1               | X     | X     | X     | X     |
| 6  | 0     | 1     | 0     | 1     | 0           | 1           | 1           | 0           | 1               | X     | X     | X     | X     |
| 7  | 0     | 1     | 1     | 0     | 1           | 0           | 0           | 1           | 0               | 1     | 0     | 0     | 1     |
| 8  | 0     | 1     | 1     | 1     | 1           | 0           | 0           | 0           | 1               | X     | X     | X     | X     |
| 9  | 1     | 0     | 0     | 0     | 0           | 0           | 1           | 1           | 0               | 0     | 0     | 1     | 1     |
| 10 | 1     | 0     | 0     | 1     | 0           | 1           | 1           | 1           | 0               | 0     | 1     | 1     | 1     |
| 11 | 1     | 0     | 1     | 0     | X           | X           | X           | X           | X               | X     | X     | X     | X     |
| 12 | 1     | 0     | 1     | 1     | X           | X           | X           | X           | X               | X     | X     | X     | X     |
| 13 | 1     | 1     | 0     | 0     | X           | X           | X           | X           | X               | X     | X     | X     | X     |
| 14 | 1     | 1     | 0     | 1     | X           | X           | X           | X           | X               | X     | X     | X     | X     |
| 15 | 1     | 1     | 1     | 0     | X           | X           | X           | X           | X               | X     | X     | X     | X     |
| 16 | 1     | 1     | 1     | 1     | X           | X           | X           | X           | X               | X     | X     | X     | X     |

#### 同样可得:

$$D_3 = Q_2^n$$

$$D_2 = Q_0^n$$

$$D_1 = Q_3^n$$

$$D_0 = 1$$

# 三、实现大容量计数器的连接

大容量是指:几十进制以上的计数器;连接原则:用小容量计数器串联实现M(大容量 $)=M_1 \times M_2 \times \cdots$ 

如一个60进制计数器可用一个6进和一个10进制计数器串联构成,即60=6×10。 拾估计数器为6进制,个估计数器为10进制。100进制可用二个10进制计数器等。

# 连接方法:



【例】试用中规模集成计数器74HC163设计一个8421BCD编码的60进制计数器。

60进制计数器必须分解成二级实现

$$N = M_1 \times M_2 = 6 \times 10$$

拾位和个位各用一片集成计数器实现,本例中的个位10进制计数器采用反馈置数法实现,拾位6进制采用反馈清零法实现。

片间级联要求是: 当个估计数器有进位输出时, 拾估计数器加1。由于74HC163具有同步保持功能, 因此片间级联可以采用同步级联方式。

集成计数器 74HC163 功能表

|    |    |    |     | 输入                       |                |       |       |       |                | 触发器         | <del>}</del> 状态       |             |
|----|----|----|-----|--------------------------|----------------|-------|-------|-------|----------------|-------------|-----------------------|-------------|
| CP | CR | ΙD | CTp | $\text{CT}_{\mathtt{T}}$ | D <sub>3</sub> | $D_2$ | $D_1$ | $D_0$ | $Q_3^{n+1}$    | $Q_2^{n+1}$ | $Q_{\rm l}^{\rm e+l}$ | $Q_0^{n+1}$ |
| †  | 0  | х  | Х   | х                        | х              | X     | х     | х     | 0 0 0 0        |             |                       | 0           |
| †  | 1  | 0  | Х   | х                        | $A_3$          | $A_2$ | $A_1$ | $A_0$ | A <sub>3</sub> | $A_2$       | $A_1$                 | $A_0$       |
| †  | 1  | 1  | 1   | 1                        | Х              | х     | х     | Х     | 四亿             | 立二进制        | 引加法计                  | <b>上数</b>   |
| †  | 1  | 1  | 0   | х                        | X              | X     | х     | X     | 同步保持           |             |                       |             |
| Х  | 1  | 1  | X   | 0                        | Х              | Х     | X     | Х     | 异步保持           |             |                       | _           |





74HC163为同步清零、同步置数。

该电路是不是有误呢??? 注意高位5时就清零!

# 同步级联方式



当拾位计数器计到5、同时个位计数器计到9时,拾位的同步清零端  $\overline{CR}=0$  作好了同步清零的准备。

# 异步级联法

# ◆实用于某些不具有同步保持功能芯片

思路: 当个位计数产生进位输出时,该进位信号应该为拾位计数器提供一个计数时钟

由于74HC163为肘钟脉冲的上升沿触发,为保证在个位计数器由9变0时产生上升沿,拾位计数器的肘钟方程必须满足:

$$CP_{$$
拾位  $}=\overline{Q_{3}Q_{0}}$ 





# \*24进制又该如何接法?

#### 集成计数器 74HC161 功能表↓

|            |                 |                           |                | 输入₽          |                  |                          |                  |                 |                         | 触发都                   | 器状态₽                  |                   |
|------------|-----------------|---------------------------|----------------|--------------|------------------|--------------------------|------------------|-----------------|-------------------------|-----------------------|-----------------------|-------------------|
| CP ₽       | <del>CR</del> ₽ | $\overline{LD}$ $\varphi$ | $CT_{P^{\wp}}$ | $CT_{T^\wp}$ | $\mathbf{D}_{3}$ | $\mathbf{D}_{2^{e^{j}}}$ | $D_{1^{\wp}}$    | $D_{0^{4^{3}}}$ | $Q_3^{n+1}$             | $Q_2^{n+1}$ $\varphi$ | $Q_1^{n+1}$ $\varphi$ | $Q_0^{n+1}$       |
| X ↔        | 0₽              | X ø                       | X ↔            | X ↔          | X ø              | X &                      | X &              | X &             | 0.₽                     | 0.₽                   | 0₽                    | 0₽                |
| ↑ ₽        | 1₽              | 0₽                        | X &            | X &          | A <sub>3</sub> ₽ | A <sub>2</sub> ₽         | A <sub>1</sub> ₽ | <b>A</b> 0₽     | <b>A</b> <sub>3</sub> ₽ | $A_{2^{\wp}}$         | $A_{1}$               | A <sub>0</sub> 43 |
| <b>↑</b> ₽ | 1₽              | 1₽                        | 1₽             | 1₽           | Χø               | <b>X</b> 42              | <b>X</b> 42      | <b>X</b> 42     | 四位                      | 立二进制                  | 訓加法も                  | 上数₽               |
| <b>↑</b> ₽ | 1₽              | 1₽                        | 0₽             | X ₽          | X ø              | <b>X</b> 42              | <b>X</b> 42      | <b>X</b> 42     | 保持₽                     |                       |                       |                   |
| X 🕫        | 10              | 14                        | X &            | 0.0          | X &              | X 🕫                      | X &              | X 🕫             | 不变↵                     |                       |                       |                   |



\*\*【例】用中规模集成计数器74HC217设计8421BCD编码的60进制减法计数器。

$$\overline{CO} = \overline{Q_3 Q_0 CP_U}$$

$$\overline{BO} = \overline{Q_3} \overline{Q_2} \overline{Q_1} \overline{Q_0} CP_D$$

(1) 有问题??应该从BO引出



异步清0、异步置数

(3) 还不能考虑到门的延迟, 否则CP<sub>D</sub>为"1"在CP<sub>U</sub>一个上 升沿,则一个加法计数。

### 74HC217型 BCD码双时钟可逆计数器功能表

|    | 斩               | 俞      |        | 入     |       |       |       | f       | 触发器   | <b></b> | 2     | 说明   |
|----|-----------------|--------|--------|-------|-------|-------|-------|---------|-------|---------|-------|------|
| CR | $\overline{LD}$ | $CP_U$ | $CP_D$ | $D_3$ | $D_2$ | $D_1$ | $D_0$ | $Q_3$   | $Q_2$ | $Q_1$   | $Q_0$ |      |
| 1  | ×               | ×      | ×      | ×     | ×     | ×     | ×     | 0       | 0     | 0       | 0     | 异步清0 |
| 0  | 0               | ×      | ×      | D     | С     | В     | A     | D       | С     | В       | A     | 异步置数 |
| 0  | 1               | 1      | 1      | ×     | ×     | ×     | ×     | 8421加计数 |       |         |       |      |
| 0  | 1               | 1      | 1      | ×     | ×     | ×     | ×     | 8421减计数 |       |         |       |      |
| 0  | 1               | 1      | 1      | ×     | ×     | ×     | ×     | 保持不变    |       |         |       |      |



| 74LS192 功能表↓ |     |                |                   |                          |                          |               |         |               |               |               |             |
|--------------|-----|----------------|-------------------|--------------------------|--------------------------|---------------|---------|---------------|---------------|---------------|-------------|
| 输入           |     |                |                   |                          |                          |               |         | 触发器状态         |               |               |             |
| CR ₽         | ŪD₽ | $CP_{U^{\wp}}$ | $CP_{D^{\omega}}$ | $\mathbf{D}_{3^{e^{j}}}$ | $\mathbf{D}_{2^{arphi}}$ | $D_{1^{\wp}}$ | $D_{0}$ | $Q_3^{n+1}$   | $Q_2^{n+1}$   | $Q_1^{n+1}$   | $Q_0^{n+1}$ |
| 1₽           | X € | X ø            | Χø                | Χø                       | X ø                      | X €           | Χø      | 0.0           | 0€            | 0↔            | 0₽          |
| 0₽           | 0.  | X ø            | X ø               | $A_{3}$                  | $\mathbf{A}_{2^{\wp}}$   | $A_{1}$       | $A_{0}$ | $A_{3}$       | $A_{2^{\wp}}$ | $A_{1^{\wp}}$ | $A_{0}$     |
| 0₽           | 1₽  | ↑ ₽            | 1₽                | X↔                       | X 🕫                      | X ø           | X ₽     | 8421 十进制加法计数。 |               |               |             |
| 0₽           | 1₽  | 1₽             | <b>↑</b> ₽        | Χø                       | X ø                      | X €           | X ₽     | 8421 十进制减法计数。 |               |               |             |
| 0₽           | 10  | 1₽             | 1₽                | Χψ                       | X &                      | Χψ            | Χø      | 保持₽           |               |               |             |

# ◆这类芯片建议还是用异步级联的方式

四、应用中规模集成计数器实现一般时序逻辑电路

【例】试用74HC163设计一个"1100110001"序列脉冲发生器。

"1100110001"序列共有十个状态。设计过程可分成两步:

第一步利用中规模集成计数器设计一个十进制计数器;

第二步对计数器的状态进行译码,产生"1100110001"序列。

(1)反馈清零法设计的十进制计数器



(2)设输出序列脉冲信号为Z,Z由中规模集成计数器的状态变量经译码后得到,十个状态(0000~1001)对应序列信号"1100110001"的

十位

| $Z \setminus Q_1$        | $Q_0$ |    |    |    |
|--------------------------|-------|----|----|----|
| 00                       | 00    | 01 | 11 | 10 |
| <i>Q</i> ₃ <i>Q</i> ₂ 00 | 1     | 1  | 0  | 0  |
| 01                       | 1     | 1  | 0  | 0  |
| 11                       | Х     | X  | X  | Х  |
| 10                       | 0     | 1  | x/ | Х  |

$$Z = f(Q_3, Q_2, Q_1, Q_0)$$



# 第4章 数字逻辑电路

- > 4.1 逻辑电路的分析与设计
- > 4.2 中规模集成逻辑电路及应用
- > 4.3 硬件描述语言和可编程逻辑器件