## Bachelorarbeit

# Analyse der Echtzeitfähigkeit von Micro-ROS und FreeRTOS am Beispiel einer Robotersteuerungssoftware

An der Fachhochschule Dortmund im Fachbereich Informatik Studiengang Technische Informatik erstellte Thesis zur Erlangung des akademischen Grades Bachelor of Science B. Sc.

> Xu, Zijian geboren am 25.09.1998 7204211

Betreuung durch: Prof. Dr. Christof Röhrig

M. Sc. Alexander Miller

Version vom: Dortmund, 19. März 2025

## Kurzfassung

Diese Arbeit analysiert die Echtzeitfähigkeit von Micro-ROS und FreeRTOS am Beispiel einer Robotersteuerungssoftware. Ziel ist es, die Performance beider Systeme im Hinblick auf Ausführungszeiten, Ressourcenverbrauch und Echtzeitverhalten zu vergleichen.

Die Analyse beginnt zuerst mit der vollständigen Umstellung der bestehenden Robotersteuerungssoftware von Micro-ROS auf FreeRTOS. Anschließend wird die Data Watchpoint and Trace Unit (DWT) Zur Analyse eingesetzt, um eine zyklengetreue Erfassung des Programmlaufs zu ermöglichen.

Abschließend wird das Ergebnis evaluiert, welches unter anderem die Ausführungszeiten von FreeRTOS-Prozessen, zeitkritischen Funktionen sowie das Verhältnis von Ausführung zu Leerlaufzeit umfasst. Die Ergebnisse sollen Einsichten darüber geben, inwieweit Micro-ROS und FreeRTOS für Echtzeitanwendungen in der Robotik geeignet sind und welche Vor- oder Nachteile die jeweiligen Systeme bieten.

### **Abstract**

## Inhaltsverzeichnis

| Abbildungsverzeichnis                                                                                                                                                                                                                                                                                                                    |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Tabellenverzeichnis ii                                                                                                                                                                                                                                                                                                                   |
| Quellcodeverzeichnis                                                                                                                                                                                                                                                                                                                     |
| Abkürzungsverzeichnis                                                                                                                                                                                                                                                                                                                    |
| 1 Hintergrund       2         1.1 FreeRTOS       3         1.1.1 Konzepte       3         1.2 Echtzeitanalyse       6         1.2.1 Beispiel: SEGGER SystemView       6                                                                                                                                                                  |
| 2 Vorbereitung72.1 Umstellung auf FreeRTOS72.1.1 Geschwindigkeitsempfang über UART auf Mikrocontroller72.1.2 Geschwindigkeitsübertragung über UART auf Host92.1.3 Steuerungskomponenten als FreeRTOS-Task112.2 Nutzung von Caches142.2.1 Cache-Clean bei DMA162.2.2 Cache-Invalidierung bei DMA162.3 Aktivierung von Instruktionscache16 |
| 3 Abschluss       17         3.1 Fazit       17         3.2 Ausblick       17         Literaturverzeichnis       18                                                                                                                                                                                                                      |

# Abbildungsverzeichnis

| 1 | Micro-ROS Architektur[Kou23, S. 6]      | 2  |
|---|-----------------------------------------|----|
| 2 | Priority Inversion                      | 4  |
| 3 | Priority Inheritance                    | -  |
| 4 | STM32F7 Systemarchitektur [STMd, S. 9]  | 14 |
| 5 | STM32F7 Systemarchitektur [STMd, S. 14] | 15 |

Tabellenverzeichnis

| <b>T</b> 1   |       |       | •  |    | •  |
|--------------|-------|-------|----|----|----|
| <b>Tabel</b> | llenv | verze | IC | hn | IS |

| Kommunikationskanal-Matrix |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  | ] | 12 | ) |
|----------------------------|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|---|----|---|
|----------------------------|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|---|----|---|

# Quellcodeverzeichnis

| 1  | Definition der Struktur für die Sollgeschwindigkeit            | 7  |
|----|----------------------------------------------------------------|----|
| 2  | Definition der Data-Frame für die Sollgeschwindigkeit          | 8  |
| 3  | Nutzung STM32-API für den Datenempfang über UART via Interrupt | 8  |
| 4  | FreeRTOS-Task Dauerschleife                                    | 9  |
| 5  | ROS2-Node Implementierung für Geschwindigkeitsübertragung      | 10 |
| 6  | CRC-Berechnung im Konstruktur                                  | 10 |
| 7  | FreeRTOS-Task für Encoderwertabfrage und -übertragung          | 11 |
| 8  | Queue-Objekte in FreeRTOS                                      | 12 |
| 9  | Initialisierung von FreeRTOS-Tasks                             | 12 |
| 10 | Dymanische Allokation eines FreeRTOS-Tasks                     | 13 |
| 11 | Dymanische Allokation eines FreeRTOS-Tasks                     | 13 |
| 12 | Dymanische Allokation einer FreeRTOS-Queue                     | 13 |
| 13 | Definition Speicherbereich im Linker-Script für STM32F7        | 15 |
| 14 | Cache-Funktionen                                               | 15 |

## Abkürzungsverzeichnis

**DWT** Data Watchpoint and Trace Unit

**RTOS** Real-Time Operating System

**ROS 2** Robot Operating System 2

**DDS** Data Distribution Service

**AXI** Advanced eXtensible Interface

**AHB** High-performance Bus

**HAL** Hardware Abstraction Library

## **Einleitung**

Die vorliegende Arbeit beschäftigt sich mit der Analyse der Echtzeitfähigkeit von Micro-ROS und FreeRTOS am Beispiel einer Robotersteuerungssoftware. Ziel ist es, die Performance beider Systeme hinsichtlich der Ausführungszeiten, Ressourcenverbrauch sowie Echtzeitverhalten zu untersuchen, um ihre Eignung für Roboteranwendungen zu bewerten.

Die Arbeit beinhaltet schwerpunktmäßig die Entwicklung einer Methode zum Profiling der Steuerungssoftware eines mobilen Roboters. Dabei wird zunächst die bestehende Firmware, die auf Micro-ROS basiert, im Rahmen dieser Arbeit auf FreeRTOS portiert. Anschließend wird die Methodik zur Generierung von Profiling-Daten für die Analyse festgelegt und implementiert, und die resultierende Ergebnisse evaluiert.

Zu Beginn wird ein Überblick über die grundlegenden Konzepte gegeben. Darauffolgend werden die Implementierungen detailliert beschrieben. Abschließend werden die erzielten Ergebnisse vorgestellt und bewertet, und es wird ein Ausblick auf weitere Anwendungsmöglichkeiten und Optimierungspotenziale gegeben.

## 1 Hintergrund

Die vorliegende Bachelorarbeit hat zum Ziel, die Robotersteuerungssoftware, die derzeit auf Micro-ROS basiert, auf FreeRTOS zu portieren, um einen vergleichenden Leistungsanalyse zwischen beiden Plattformen durchzuführen. Beide Systeme sind für die Steuerung eines mobilen Roboters auf einem Cortex-M7 Mikrocontroller von Arm konzipiert, unterscheiden sich jedoch in ihrer grundlegenden Architektur, was sich auch in ihrer Echtzeitfähigkeit und Ressourcennutzung widerspiegelt. Während Micro-ROS auf der Robot Operating System 2 (ROS 2) aufbaut und eine höhere Abstraktionsebene sowie standardisierte Kommunikationsschnittstellen mittels der Data Distribution Service (DDS)-Middleware bietet, basiert Micro-ROS selbst auf FreeRTOS. Die Portierung der Robotersteuerungssoftware von Micro-ROS auf FreeRTOS kann daher als eine Reduzierung der Abhängigkeitsebene betrachtet werden. Dies ermöglicht eine direktere und effizientere Nutzung der zugrunde liegenden Echtzeit-, sowie Speicherressourcen.



Abbildung 1: Micro-ROS Architektur [Kou23, S. 6]

Nach dem Wechsel zu FreeRTOS wird die Echtzeitleistung der Steuerungssoftware analysiert mit einem besonderen Fokus auf den Overhead, der durch die Micro-ROS-Schicht verursacht wird. Der Vergleich soll aufzeigen, inwiefern FreeRTOS durch die Eliminierung dieser zusätzlichen Abhängigkeit eine effizientere und leichtgewichtige Lösung für kritische Roboteranwendungen darstellt. Dabei soll der Einsatz einer zyklengenaue Messung des Programmablaufs ermöglichen, fundierte Aussagen über die Echtzeitfähigkeit beider Plattformen zu treffen, und den Leistungsgewinn anhand von diesem Beispiel für eine Steuerungssoftware quantitativ zu belegen.

#### 1.1 FreeRTOS

FreeRTOS ist ein Open-Source, leichtgewichtiges Real-Time Operating System (RTOS), das speziell für eingebettete Systeme entwickelt wurde. Es zeichnet sich unter anderem durch deterministisches Verhalten mit Echtzeitgarantie sowie Konfigurierbarkeit der Heap-Allokation aus. Diese Eigenschaften machen es zu einer geeigneten Wahl für Robotersteuerungssoftware, insbesondere wenn Echtzeitanforderungen und effiziente Ressourcennutzung im Vordergrund stehen.

#### 1.1.1 Konzepte

FreeRTOS unterscheidet sich von der Bare-Metal-Programmierung dadurch, dass es eine nützliche Abstraktionsebene für den Nutzer bereitstellt. Diese Abstraktionen ermöglichen es, komplexere Echtzeitanforderungen zu bewältigen, ohne dass der Nutzer diese Funktionalitäten selbst implementieren muss. Beispiele hierfür sind Timer mit konfigurierbarer Genauigkeit (basierend auf den sogenannten Tick [Fred, Frem]), threadsichere Queues sowie Semaphore und Mutexe [Frec]. Diese Komponenten bieten fertige Lösungen für häufige Herausforderungen in der Entwicklung eingebetteter Systeme, sodass der Nutzer solche Werkzeuge nicht mehr selbst anfertigen muss.

Im Fokus dieser Arbeit stehen Queues und "Direct Task Notifications", die in der Robotersteuerungssoftware zum Einsatz kommen, sowie Semaphore und die sogenannten "Trace Hooks" für die darauffolgende Echtzeitanalyse. Diese Komponenten werden im Folgenden detailliert erläutert.

**Queues** Queues sind eine der Kernkomponenten von FreeRTOS und dienen der Interprozesskommunikation zwischen Tasks. Sie ermöglichen den threadsicheren Austausch von Daten, und können sowohl zur Datenübertragung als auch zur Synchronisation von Tasks verwendet werden, da dedizierte (Ressourcen-)

Synchronisationsmechanismen wie Semaphore und Mutexe sind auf Queues aufgebaut [Fref].

Semaphore Wie bereits kurz erwähnt, sind Semaphore und Mutexe Tools, die den Zugriff auf gemeinsame Ressourcen koordinieren, wobei Semaphore auch zur Synchronisation von Tasks genutzt werden können. Semaphoren sind einfache Mechanismen ohne Unterstützung von Prioritätsvererbung, bei der ein Task mit Besitz von einem Mutex mit einer niedrigeren Priorität künstlich auf die gleiche Priorität des auf den Mutex wartenden Task angehoben wird [Wika]. Wenn eine Ressource dann nur mit

einem Semaphor geschützt ist, kann dies zu Prioritätsinversion führen, bei der ein niedriger priorisierter Task die Ressource weiter blockiert, die ein höher priorisierter Task benötigt [Wikb].



Abbildung 2: Priority Inversion

**Mutexe** Im Gegensatz dazu sind Mutexe (Mutual Exclusion) Synchronisationsmechanismen, die Prioritätsvererbung implementieren [Freb]. Wenn ein Task auf einen Mutex wartet, der von einem niedriger priorisierten Task gehalten wird, wird dieser Task temporär auf die Priorität des wartenden Tasks erhöht [Frea], so dass er den Mutex und damit die von dem watenden Task benötigte Ressource so schnell wie möglich wieder freigeben kann.



Abbildung 3: Priority Inheritance

Direct Task Notifications Direct Task Notifications sind ein effizienterer und ressourcenschonenderer Mechanismus zur Task-Synchronisation [Freh]. Im Gegensatz zu Semaphoren senden sie direkte Signale an einen Task, ohne die zugrunde liegenden Queues zu benötigen, indem sie einfach einen internen Zähler eines Tasks verändern [Frej]. Analog zu Semaphoren wird mittels Funktionen wie zum Beispiel ulTaskNotifyGive() dieser Zähler inkrementiert [Frek], während Funktionen wie ulTaskNotifyTake() ihn wieder dekrementieren [Frel]. Das Entblocken eines Tasks mittels Direct Task Notifications soll bis zu 45% schneller sein und benötigt weniger RAM [Frei].

**Trace Hooks** "Trace Hooks" sind spezielle Macros von der FreeRTOS-API, deren Nutzung es beispielsweise ermöglicht, Ereignisse im System zu verfolgen und zu protokollieren. Diese Macros werden innerhalb von Interrupts beim Schedulen aufgerufen und müssen immer vor der Einbindung von FreeRTOS.h definiert werden [Free].

### 1.2 Echtzeitanalyse

Um die Echtzeitanalyse der Steuerungssoftware durchzuführen, ist eine Methode erforderlich, mit der beliebige Ausführungsabschnitte der Software flexibel, präzise und threadsicher gemessen werden können. Da die Software multithreaded ist, muss ebenfalls sichergestellt werden, dass die Messungen trotz preemptivem Scheduling sowie Interrupts korrekt und zyklengetreu durchgeführt werden können.

Basierend auf den oben genannten Herausforderungen bietet die Data Watchpoint and Trace Unit (DWT) als eine geeignete Lösung [ARMf]. Die DWT ist ein Debug-Einheit in Prozessoren inklusive ARMv7-M [ARMd], die das Profiling mittels Zähler unterstützen [ARMa]. Ein für diese Arbeit zentraler Teil der DWT ist der Zyklenzähler DWT\_CYCCNT, der bei jedem Takt inkrementiert wird, solange sich der Prozessor nicht im Debug-Zustand befindet [ARMb]. Dadurch ermöglicht die DWT beispielsweise die Erfassung von Echtzeitaspekten mit zyklengenauer Präzision under normaler Operation [ARMc].

#### 1.2.1 Beispiel: SEGGER SystemView

Ein Beispiel hierfür ist SEGGER SystemView, ein Echtzeit-Analysewerkzeug, das die DWT einsetzt, um Live-Code-Profiling auf eingebetteten Systemen durchzuführen [SEGb].

Das SEGGER SystemView nutzt den DWT-Zyklenzähler, indem die Funktion segger\_sysview\_get\_timestamp() für Cortex-M3/4/7-Prozessoren einfach die hardkodierte Registeradresse des Zyklenzählers zurückgibt [SEGa, S. 65][Arme], anstatt die interne Funktion segger\_sysview\_x\_GetTimestamp() aufzurufen.

## 2 Vorbereitung

Die Vorbereitungsphase umfasst die Umstellung auf FreeRTOS und damit die vollständige Ablösung von Micro-ROS. Der Datenaustausch wird intern über FreeRTOS-Queues realisiert, während die Task-Synchronisation auf Direct-Task-Notification anstatt von Semaphoren basiert. Zusätzlich wird die Eingabe von Sollgeschwindigkeiten über UART mit CRC implementiert. Die Aktivierung des Caches bildet den Abschluss dieser Vorbereitungen. Die Details zu diesen Maßnahmen werden in den folgenden Abschnitten erläutert.

### 2.1 Umstellung auf FreeRTOS

#### 2.1.1 Geschwindigkeitsempfang über UART auf Mikrocontroller

In der bisherigen Implementierung wurde der Geschwindigkeitssollwert vom Host-System über ROS2 von dem Micro-ROS-Agent an den Client auf den MCU übertragen. Um die Abhängigkeit von Micro-ROS komplett zu beseitigen, muss die Übertragung und Interpretierung der Geschwindigkeitssollwerte manuell implementiert werden.

Es wird zunächst ein einfacher Struct Vel2d definiert, um die Geschwindigkeitswerte zu interpretieren, die vom Benutzer an den MCU gesendet werden.

```
struct Vel2d {
  double x;
  double y;
  double omega;
};
```

Quellcode 1: Definition der Struktur für die Sollgeschwindigkeit

Darauf aufbauend wird eine weitere Struct Vel2dFrame definiert, die als UART-Daten-Frame dient. Dieser enthält ein zusätzliches Feld crc für die CRC-Überprüfung und eine Methode compare(), die einen lokal kalkulierten CRC-Wert als Parameter entgegennimmt, um diesen mit dem empfangenen zu vergleichen. Mit dem Attribut \_\_attribute\_\_((packed)) wird verhindert, dass zusätzliches Padding für die Speicherausrichtung dieses Typs eingefügt wird, Damit die über UART empfangenen Bytes direkt als Objekt dieses Typs interpretiert werden können.

```
struct Vel2dFrame {
Vel2d vel;
uint32_t crc;
```

```
bool compare(uint32_t rhs) { return crc == rhs; }

-_attribute__((packed));

inline constexpr std::size_t VEL2D_FRAME_LEN = sizeof(Vel2dFrame);
```

Quellcode 2: Definition der Data-Frame für die Sollgeschwindigkeit

Für die Übertragung über UART kann die Setup-Funktion HAL\_UARTEx\_ReceiveToIdle\_IT() aus der STM32-HAL-Bibliothek verwendet werden, um die serialisierten Bytes eines Data-Frames zu empfangen. Sie nimmt das UART-Handle, die Adresse eines Datenpuffers und dessen Größe entgegen und empfängt die eingehenden Daten über Interrupts in diesen vorab zugewiesenen Puffer.

Dies ist gepaart mit einer Interrupt-Callback HAL\_UARTEx\_RxEventCallback(), die entweder ausgelöst wird, wenn - wie der Name der UART-Setup-Funktion bereits andeutet die UART-Leitung feststellt, dass die Übertragung für eine bestimmte Zeit (abhängig von der Baudrate) inaktiv war, oder wenn der Puffer für die Übertragung voll ist, was darauf hinweist, dass der gesamte Inhalt des Puffers verarbeitet werden kann [STMa]. Der zweite Parameter dieser Interrupt-Callback gibt die Größe der in den Puffer geschriebenen Daten an [STMb].

Mit diesem Setup kann die Software nun Bytes beispielsweise über UART direkt von einem Linux-Host-Rechner empfangen, der mit dem MCU-Board verbunden ist.

```
// preallocated buffer with the exact size of a data frame
1
    static uint8_t uart_rx_buf[VEL2D_FRAME_LEN];
2
    volatile static uint16_t rx_len;
3
    void HAL_UARTEx_RxEventCallback(UART_HandleTypeDef* huart, uint16_t size) {
5
      if (huart->Instance != huart3.Instance) return;
      rx_len = size;
      static BaseType_t xHigherPriorityTaskWoken;
      configASSERT(task_handle != NULL);
10
      vTaskNotifyGiveFromISR(task_handle, &xHigherPriorityTaskWoken);
11
      portYIELD_FROM_ISR(xHigherPriorityTaskWoken);
12
      // reset reception from UART
14
      HAL_UARTEx_ReceiveToIdle_IT(&huart3, uart_rx_buf, sizeof(uart_rx_buf));
15
    }
16
17
    // setup reception from UART in task init
18
    HAL_UARTEx_ReceiveToIdle_IT(&huart3, uart_rx_buf, sizeof(uart_rx_buf));
19
```

Quellcode 3: Nutzung STM32-API für den Datenempfang über UART via Interrupt

Um die empfangenen Bytes zu parsen, ohne dies aber während der Ausführung der Interrupt-Callback zu tun, wird ein eigenständiger FreeRTOS-Task erstellt. Diesem Task wird von der Interrupt-Callback mittels vTaskNotifyGiveFromISR() signalisiert 1.1.1 und die empfangenen Bytes werden wieder in ein Data-Frame deserialisiert, um die Geschwindigkeit und die CRC zu extrahieren.

Demnach kann dann eine CRC zur Kontrolle lokal aus den empfangenen Geschwindigkeitswert berechnet werden und sie mit der empfangenen vergleichen. Durch die Nutzung der dedizierten CRC-Peripherie ist die Berechnung beispielsweise auf einem STM32-F37x-Gerät das 60-fache schneller, und verwendet dabei nur 1,6% der Taktzyklen im Vergleich zur Softwareberechnung [STMe, S. 9].

```
while (true) {
        ulTaskNotifyTake(pdTRUE, portMAX_DELAY);
2
3
        len = rx_len; // access atomic by default on ARM
        if (len != VEL2D_FRAME_LEN) {
5
          ULOG_ERROR("parsing velocity failed: insufficient bytes received");
          continue;
        }
8
        auto frame = *reinterpret_cast<const Vel2dFrame*>(uart_rx_buf);
10
        auto* vel_data = reinterpret_cast<uint8_t*>(&frame.vel);
11
        if (!frame.compare(HAL_CRC_Calculate(
12
                 &hcrc, reinterpret_cast<uint32_t*>(vel_data), sizeof(frame.vel)))) {
13
          ULOG_ERROR("crc mismatch!");
14
          ++crc_err;
15
          continue;
16
        }
17
18
        frame.vel.x *= 1000; // m to mm
19
        frame.vel.y *= 1000; // m to mm
21
        xQueueSend(freertos::vel_sp_queue, &frame.vel, NO_BLOCK);
22
      }
23
```

Quellcode 4: FreeRTOS-Task Dauerschleife

#### 2.1.2 Geschwindigkeitsübertragung über UART auf Host

Um den vom Benutzer festzulegenden Geschwindigkeitssollwert für den mobilen Roboter zu übertragen, ist dem MCU-Board, auf dem die Steuerungssoftware läuft, physisch

per UART mit einem Linux-Host (einem Raspberry Pi 5) verbunden. Auf dem Host wird das vorhandene ROS2-Paket teleop\_twist\_keyboard verwendet, um Geschwindigkeitseingaben des Benutzers über die Tastatur zu interpretieren. Um die Werten über UART zu senden, wird ein kleiner ROS2-Node als Brücke erstellt, der den Micro-ROS-Agent ersetzt.

Dabei empfängt der Node über das ROS2-Framework die Geschwindigkeitssollwerte und überträgt sie zusammen mit der im Konstruktur kalkulierten CRC an die UART-Schnittstelle, die als abstrahierter serieller Port geöffnet ist.

```
class Vel2dBridge : public rclcpp::Node {
     public:
2
      Vel2dBridge() : Node{"vel2d_bridge"} {
3
        twist_sub_ = create_subscription<Twist>(
             "cmd_vel", 10, [this](Twist::UniquePtr twist) {
               auto frame
6
                   Vel2dFrame{{twist->linear.x, twist->linear.y, twist->angular.z}};
               if (!uart.send(frame.data())) {
                 RCLCPP_ERROR(this->get_logger(), "write failed");
10
                 return;
11
               }
12
              RCLCPP_INFO(this->get_logger(), "sending [%f, %f, %f], crc: %u",
13
                           frame.vel.x, frame.vel.y, frame.vel.omega, frame.crc);
14
            });
      }
16
17
     private:
18
      rclcpp::Subscription<Twist>::SharedPtr twist_sub_;
19
      SerialPort<VEL2D_FRAME_LEN> uart =
20
          SerialPort<VEL2D_FRAME_LEN>(DEFAULT_PORT, B115200);
21
    };
22
```

Quellcode 5: ROS2-Node Implementierung für Geschwindigkeitsübertragung

Die CRC-Berechnung auf dem Host erfolgt mithilfe einer C++-Bibliothek von Daniel Bahr [Bä22]. Der Algorithmus CRC::CRC\_32\_MPEG2() entspricht demjenigen, der von der CRC-Peripherie des STM32-Boards verwendet wird.

```
Vel2dFrame::Vel2dFrame(Vel2d vel)
vel{std::move(vel)},
crc{CRC::Calculate(&vel, sizeof(vel), CRC::CRC_32_MPEG2())} {}
```

Quellcode 6: CRC-Berechnung im Konstruktur

Mithilfe dieser Implementierungen werden die Übertragung der Geschwindigkeitssollwerte vom Host und deren Empfang auf dem MCU ermöglicht. Dadurch, dass der Empfang detektiert, dass keine weiteren Bytes übertragen werden, und ebenso durch die Überprüfung der CRC, werden unvollständige oder fehlerhafte Bytes erkannt und verworfen, ohne den Programmablauf zu blockieren.

#### 2.1.3 Steuerungskomponenten als FreeRTOS-Task

Analog zur Implementierung basierend auf Micro-ROS, bei der alle logischen Komponenten als Single-Threaded-Executor abstrahiert werden, sind diese Komponenten in FreeRTOS ebenfalls als eigenständige Tasks implementiert. Der Fokus liegt hierbei darauf, den grundlegenden Datenaustausch in Form einer Publisher-Subscriber-Architektur mittels Queues zu realisieren. Dadurch müssen die Daten nicht mehr durch Semaphoren oder Mutexe geschützt werden, welche in FreeRTOS auch nur mittels Queue-Objekte abstrahiert werden.

Zunächst wird ein eigenständiger Task zur Abfrage und Übertragung der Encoderwerte erstellt, die von der Hardware bzw. der Hardwareabstraktion durch Timer bereitgestellt werden, damit die anderen Tasks bei jeder Iteration auf einheitliche Encoderwerte zugreifen können.

```
static void task_impl(void*) {
1
      constexpr TickType_t NO_BLOCK = 0;
2
      TickType t xLastWakeTime = xTaskGetTickCount();
      const TickType_t xFrequency = pdMS_TO_TICKS(WHEEL_CTRL_PERIOD_MS.count());
5
      while (true) {
6
        auto enc_delta = FourWheelData(hal_encoder_delta_rad());
        xQueueSend(freertos::enc_delta_wheel_ctrl_queue, &enc_delta, NO_BLOCK);
9
        xQueueOverwrite(freertos::enc_delta_odom_queue, &enc_delta);
10
11
        vTaskDelayUntil(&xLastWakeTime, xFrequency);
12
      }
13
    }
14
```

Quellcode 7: FreeRTOS-Task für Encoderwertabfrage und -übertragung

Der Empfänger-Task welchen mit xQueueSend() addressiert wird, läuft mit einer höhreren Frequenz, sodass er die Daten immer sofort verarbeitet und auf neue Daten wartet. Im Gegensatz dazu ist xQueueOverwrite() eine spezielle Funktion, die ausschließlich für Queues mit einer maximalen Kapazität von einem Objekt vorgesehen ist. Sie überschreibt das vorhandene Objekt in der Queue, falls es existiert. In diesem Kontext ist

dies jedoch irrelevant, da der zugehörige Empfänger-Task, der mit der gleichen Frequenz wie der Encoderwert-Task läuft, die Daten synchron verarbeitet. Dennoch dient die Überschreibbarkeit als zusätzliche Sicherheitsmaßnahme für den Fall, dass unerwartete Szenarien auftreten.

Darauf basierend kann die Kommunikation als Matrix wie folgt illustriert werden:

| Empfängertask<br>Sendertask | Odometrie     | Drehzahlregelung | Posenregelung |
|-----------------------------|---------------|------------------|---------------|
| Encoderwerte                | $\rightarrow$ | $\rightarrow$    |               |
| Geschwindigkeitssollwert    |               |                  | $\rightarrow$ |
| Odometrie                   |               |                  | $\rightarrow$ |
| Drehzahlregelung            |               |                  | $\rightarrow$ |

Tabelle 1: Kommunikationskanal-Matrix

Die Kanäle werden dementsprechend durch Queue-Objekte repräsentiert.

```
extern QueueHandle_t enc_delta_odom_queue;
extern QueueHandle_t enc_delta_wheel_ctrl_queue;
extern QueueHandle_t vel_sp_queue;
extern QueueHandle_t odom_queue;
extern QueueHandle_t vel_wheel_queue;
```

Quellcode 8: Queue-Objekte in FreeRTOS

Die grundlegende Implementierung der jeweiligen Steuerungstasks bleibt größententeils von der Micro-ROS-Struktur erhalten. Die Initialisierung der jeweiligen Steuerungstasks erfolgt in freertos::init():

```
void init() {
    hal_init();
    queues_init();

    task_hal_fetch_init();

    task_vel_recv_init();

    task_pose_ctrl_init();

    task_wheel_ctrl_init();

    task_odom_init();

}
```

Quellcode 9: Initialisierung von FreeRTOS-Tasks

Eine üblicher Ansatz in einem FreeRTOS-System, um unter anderem sowohl den Speicherverbrauch zu optimieren als auch die Programmdeterminiertheit zu verbessern, besteht darin, die Erstellung der FreeRTOS-Objekte statisch durchzuführen [Freg].

Um diese zu realisieren, wird im Makefile ein Macro -DFREERTOS\_STATIC\_INIT definiert, das zur Übersetzungszeit festlegt, ob die Objekte dynamisch innerhalb der FreeRTOS-API oder statisch mit benutzerdefinierten Speicherorten zugewiesen werden sollen.

Für einen Task, der dynamisch allokiert wird, ist der Funktionsaufruf so einfach wie der folgende:

Quellcode 10: Dymanische Allokation eines FreeRTOS-Tasks

Wenn ein Task statisch allokiert werden soll, muss der Benutzer manuell jeweils einen Speicherpuffer für den Task-Stack und für den Task selbst deklarieren und an die API übergeben.

Quellcode 11: Dymanische Allokation eines FreeRTOS-Tasks

Analog dazu muss der Benutzer für die statische Allokation einer Queue auch jeweils einen Speicherpuffer mit der maximalen Kapazität für die Queue und für die Queue selbst deklarieren:

```
constexpr size_t QUEUE_SIZE = 10;
static FourWheelData buf[QUEUE_SIZE];
static StaticQueue_t static_queue;
return xQueueCreateStatic(QUEUE_SIZE, sizeof(*buf),
reinterpret_cast<uint8_t*>(buf), &static_queue);
```

Quellcode 12: Dymanische Allokation einer FreeRTOS-Queue

Damit schließt der Abschnitt zur Umstellung auf FreeRTOS. Der Code für die MCU-Software sowie für den ROS2-Node auf dem Host ist im Repository [Xu25] verfügbar.

### 2.2 Nutzung von Caches

Caches sind schnelle Speicherkomponenten, die dazu dienen, Zugriffe auf häufig verwendete Daten und Befehle zu beschleunigen und den Energieverbrauch zu reduzieren [Lim]. In vielen modernen Mikrocontrollern, wie dem Cortex-M7, ist der L1-Cache (Level 1 Cache) jeweils in einen Daten-Cache (D-Cache) und einen Befehls-Cache (I-Cache) unterteilt [STMd, S. 6]. Da der Zugriff auf den Hauptspeicher generell viel langsamer ist und oft mehrere Taktzyklen dauert [Rhy19], können mit L1-Caches 0-Waitstate-Zugriffe ermöglicht werden [STMd, S. 6].

Der L1-Cache kann nur mit Speicherschnittstellen auf der Advanced eXtensible Interface (AXI)-Busarchitektur genutzt werden [STMc, S. 4]. Hierzu zählen insbesondere der Flash-Speicher, der SRAM-Speicher sowie die beiden High-performance Bus (AHB)-Busse, die alle an den AXI-Bus angebunden sind (siehe Abbildung 4).



Figure 1. STM32F7 Series system architecture

Abbildung 4: STM32F7 Systemarchitektur [STMd, S. 9]

Kurz gesagt, kann jeder normale, nicht gemeinsam genutzte (non-shared) Speicherbereich gecacht werden, sofern er über das AXI-Bus zugänglich ist [STMc, S. 4] [STMd, S. 7].

Aus der Tabelle für den internen Speicher wird deutlich, dass der Flash-Speicher ab der Adresse 0x0800,0000 über das AHB-Bus angesprochen wird (siehe 5). Diese Adresse

ist auch im generierten Linker-Skript als die Standard-Flash-Adresse für die Firmware festgelegt. Daher kann der Instruktionscache über den AXI-Bus für den Programm-Flash aktiviert werden.

| Memory type | Memory<br>region | Address start | Address end | Size                    | Access<br>interfaces         |
|-------------|------------------|---------------|-------------|-------------------------|------------------------------|
|             | FLASH-ITCM       | 0x0020 0000   | 0x003F FFFF |                         | ITCM (64-bit)                |
| FLASH       | FLASH-AXIM       | 0x0800 0000   | 0x081F FFFF | 2 Mbytes <sup>(1)</sup> | AHB (64-bit)<br>AHB (32-bit) |
|             | DTCM-RAM         | 0x2000 0000   | 0x2001 FFFF | 128 Kbytes              | DTCM (64-bit)                |

0x0000 3FFF

0x2007 BFFF

0x2007 FFFF

16 Kbytes

368 Kbytes

16 KBytes

ITCM (64-bit)

AHB (32-bit)

AHB (32-bit)

Table 5. internal memory summary of the STM32F76xxx/STM32F77xxx devices

Abbildung 5: STM32F7 Systemarchitektur [STMd, S. 14]

0x0000 0000

0x2002 0000

0x2007 C000

ITCM-RAM

SRAM1

SRAM2

**RAM** 

```
MEMORY

{
RAM (xrw) : ORIGIN = 0x20000000, LENGTH = 512K

FLASH (rx) : ORIGIN = 0x8000000, LENGTH = 2048K
}
```

Quellcode 13: Definition Speicherbereich im Linker-Script für STM32F7

Um Caches zu nutzen, bietet die STM-Hardware Abstraction Library (HAL) dedizierte Funktionsaufrufe in der API an [STMc, S. 4]:

```
void SCB_EnableICache(void)
void SCB_DisableICache(void)

void SCB_InvalidateICache(void)

void SCB_EnableDCache(void)

void SCB_DisableDCache(void)

void SCB_InvalidateDCache(void)

void SCB_InvalidateDCache(void)

void SCB_CleanDCache(void)

void SCB_CleanInvalidateDCache(void)
```

Quellcode 14: Cache-Funktionen

Bei einer Cache-Clean-Operation werden modifizierte Cache-Zeilen (Dirty Cache Lines), die durch das Programm aktualisiert wurden, zurück in den Hauptspeicher geschrieben. Dieser Vorgang wird gelegentlich auch als "flush" bezeichnet [STMc, S. 4]. Eine Cache-Invalidierungsoperation markiert den Inhalt des Caches als ungültig, sodass bei einem erneuten Zugriff auf dieselben Daten der Speicher neu ausgelesen und der Cache aktualisiert werden muss.

Allerdings kann beim Aktivieren von Caches für Speicherbereiche, die vom DMA-Controller genutzt werden, ein Problem der Cache-Kohärenz (Cache Coherency) entstehen, da der Prozessor in diesem Fall nicht der einzige Master ist, der auf diese Speicherbereiche schreibt und liest. Daher sind Operationen wie Cache-Clean und Cache-Invalidierung essentiell, um die Konsistenz zwischen Cache und Speicher sicherzustellen.

#### 2.2.1 Cache-Clean bei DMA

Damit der DMA-Controller stets auf aktuelle Daten zugreifen kann, ist eine Cache-Clean nach jeder Datenmodifikation erforderlich. Sie stellt sicher, dass die Daten nicht nur im Cache modifiziert, sondern auch noch zurück in den Speicher geschrieben werden [STMc, S. 6]. Ohne diesen Schritt würden die Änderungen nicht im SRAM widergespiegelt, und der DMA-Controller würde weiterhin veraltete Daten verwenden.

#### 2.2.2 Cache-Invalidierung bei DMA

Bei Daten, die aus Speicherbereichen gelesen werden, auf die auch der DMA-Controller zugreift, muss zuvor eine Cache-Invalidierung erfolgen [Emb]. Dies garantiert, dass die Daten immer direkt aus dem RAM gelesen werden. Da der DMA-Controller die Daten jederzeit ändern kann, sind die gecachten Daten per se ungültig und müssen durch eine Aktualisierung ersetzt werden.

### 2.3 Aktivierung von Instruktionscache

TODO

3 Abschluss 17

# 3 Abschluss

- 3.1 Fazit
- 3.2 Ausblick

Literaturverzeichnis 18

### Literaturverzeichnis

[ARMa] ARM LIMITED: ARMv7-M Architecture Reference Manual. https://developer.arm.com/documentation/ddi0403/d/Debug-Architecture/ARMv7-M-Debug/The-Data-Watchpoint-and-Trace-unit/Profiling-counter-support?lang=en. - Zugriff: 14. März 2025

- [ARMb] ARM LIMITED: ARMv7-M Architecture Reference Manual. https://developer.arm.com/documentation/ddi0403/d/Debug-Architecture/ARMv7-M-Debug/The-Data-Watchpoint-and-Trace-unit/CYCCNT-cycle-counter-and-related-timers?lang=en. Zugriff: 14. März 2025
- [ARMc] ARM LIMITED: ARMv7-M Architecture Reference Manual. https://developer.arm.com/documentation/ddi0403/d/Debug-Architecture/ARMv7-M-Debug/The-Data-Watchpoint-and-Trace-unit?lang=en. Zugriff: 14. März 2025
- [ARMd] ARM LIMITED: Data Watchpoint and Trace Unit (DWT), https://developer.arm.com/documentation/ddi0439/b/Data-Watchpoint-and-Trace-Unit/About-the-DWT. Zugriff: 14. März 2025
- [Arme] ARM LIMITED: Data Watchpoint and Trace Unit (DWT) Programmer's Model. https://developer.arm.com/documentation/ddi0439/b/Data-Watchpoint-and-Trace-Unit/DWT-Programmers-Model. Zugriff: 14. März 2025
- [ARMf] ARM LIMITED: Summary: How many instructions have been executed on a Cortex-M processor? https://developer.arm.com/documentation/ka001499/latest/. Zugriff: 14. März 2025
- [Bä22] BÄHR, D.: CRCpp. https://github.com/d-bahr/CRCpp. Version: 2022. Zugriff: 16. März 2025
- [Emb] EMBEDDEDEXPERT.IO: Understanding Cache Memory in Embedded Systems. Blog post. https://blog.embeddedexpert.io/?p=2707. Zugriff: 19. März 2025
- [Frea] FREERTOS: Mutex or Semaphore. https://forums.freertos.org/t/mutex-or-semaphore/14644/3. Zugriff: 15. März 2025
- [Freb] FREERTOS: Mutexes. https://www.freertos.org/Documentation/02-Kernel/02-Kernel-features/02-Queues-mutexes-and-semaphores/04-Mutexes. Zugriff: 15. März 2025
- [Frec] FREERTOS: Queues. https://www.freertos.org/Documentation/02-Kernel/02-Kernel-features/02-Queues-mutexes-and-semaphores/01-Queues. Zugriff: 15. März 2025
- [Fred] FREERTOS: The RTOS Tick. https://www.freertos.org/Documentation/02-Kernel/05-RTOS-implementation-tutorial/02-

Literaturverzeichnis 19

- Building-blocks/03-The-RTOS-tick. Zugriff: 15. März 2025
- [Free] FREERTOS: RTOS Trace Feature. https://freertos.org/Documentation/02-Kernel/02-Kernel-features/09-RTOS-trace-feature#defining. Zugriff: 15. März 2025
- [Fref] FREERTOS: semphr.h. https://github.com/kylemanna/freertos/blob/125e48f028767ed04a7b27f8ceeec3210a7f1c98/FreeRTOS/Source/include/semphr.h#L138. Zugriff: 15. März 2025
- [Freg] FREERTOS: Static vs Dynamic Memory Allocation. https://www.freertos.org/Documentation/02-Kernel/02-Kernel-features/09-Memory-management/03-Static-vs-Dynamic-memory-allocation. Zugriff: 19. März 2025
- [Freh] FREERTOS: Task Notifications. https://www.freertos.org/Documentation/02-Kernel/02-Kernel-features/03-Direct-to-task-notifications/01-Task-notifications#description. Zugriff: 15. März 2025
- [Frei] FREERTOS: Task Notifications Performance Benefits and Usage Restrictions. https://www.freertos.org/Documentation/02-Kernel/02-Kernel-features/03-Direct-to-task-notifications/01-Task-notifications#performance-benefits-and-usage-restrictions. Zugriff: 15. März 2025
- [Frej] FREERTOS: tasks.c. https://github.com/jameswalmsley/FreeRTOS/blob/a7152a969b2b49fce50d759b3972f17bf3b18ed7/FreeRTOS/Source/tasks.c#L213. Zugriff: 15. März 2025
- [Frek] FREERTOS: tasks.c. https://github.com/jameswalmsley/FreeRTOS/blob/a7152a969b2b49fce50d759b3972f17bf3b18ed7/FreeRTOS/Source/tasks.c#L4296. Zugriff: 15. März 2025
- [Frel] FREERTOS: tasks.c. https://github.com/jameswalmsley/FreeRTOS/blob/a7152a969b2b49fce50d759b3972f17bf3b18ed7/FreeRTOS/Source/tasks.c#L3926. Zugriff: 15. März 2025
- [Frem] FREERTOS: Tick Resolution. https://mobile.freertos.org/Documentation/02-Kernel/05-RTOS-implementation-tutorial/02-Building-blocks/11-Tick-Resolution. Zugriff: 15. März 2025
- [Kou23] Koubaa, Anis: Robot Operating System (ROS) The Complete Reference. Volume 7. Springer Verlag, 2023. – ISBN 978-3-031-09061-5
- [Lim] LIMITED, ARM: Cortex-M7 Documentation Arm Developer. https://developer.arm.com/documentation/ka001150/latest/. Zugriff: 19. März 2025
- [Rhy19] RHYE: Memories and Latency. Blog post. https://rhye.org/post/stm32-with-opencm3-4-memory-sections/. Version: 2019. Zugriff: 19. März 2025

Literaturverzeichnis 20

[SEGa] SEGGER: SEGGER System View User Manual, https://www.segger.com/downloads/jlink/UM08027\_System View.pdf. - Zugriff: 14. März 2025

- [SEGb] SEGGER MICROCONTROLLER: What is SystemView? https://www.segger.com/products/development-tools/systemview/technology/what-is-systemview#how-does-it-work. Zugriff: 14. März 2025
- [STMa] STMICROELECTRONICS: HAL\_UARTEx\_ReceiveToIdle\_IT. https://sourcevu.sysprogs.com/stm32/HAL/symbols/HAL\_UARTEx\_ ReceiveToIdle\_IT. Zugriff: 16. März 2025
- [STMb] STMICROELECTRONICS: HAL\_UARTEx\_RxEventCallback Documentation. https://sourcevu.sysprogs.com/stm32/HAL/symbols/HAL\_UARTEx\_RxEventCallback. Zugriff: 16. März 2025
- [STMc] STMICROELECTRONICS: Level 1 Cache on STM32F7 Series and STM32H7 Series. Application Note. https://www.st.com/resource/en/application\_note/an4839-level-1-cache-on-stm32f7-series-and-stm32h7-series-stmicroelectronics.pdf. Zugriff: 19. März 2025
- [STMd] STMICROELECTRONICS: STM32F7 Series System Architecture and Performance. Application Note. https://www.st.com/resource/en/application\_note/an4667-stm32f7-series-system-architecture-and-performance-stmicroelectronics.pdf. Zugriff: 19. März 2025
- [STMe] STMICROELECTRONICS: Using the CRC Peripheral on STM32 Microcontrollers, https://www.st.com/resource/en/application\_note/an4187-using-the-crc-peripheral-on-stm32-microcontrollers-stmicroelectronics.pdf. Zugriff: 16. März 2025
- [Wika] WIKIPEDIA: Priority Inheritance. https://en.wikipedia.org/wiki/ Priority\_inheritance. - Zugriff: 15. März 2025
- [Wikb] WIKIPEDIA: Priority Inversion. https://en.wikipedia.org/wiki/ Priority\_inversion. - Zugriff: 15. März 2025
- [Xu25] Xu, Zijian: Mecarover FreeRTOS Profiling Branch. https://github.com/zijian-x/mecarover/tree/freertos-profiling. Version: 2025. Zugriff: 19. März 2025