# ARM Trusted Firmwareの BL31を単体で使う!

@Vengineer 2016/10/10 (まだ途中)



# Vengineer DEATH 無限ゲームのなか

いつものように、 よろしくお願いします。

@Vengineer に居ます

# ARM Trusted Firmware

ARMv8では重要なソフトウェア

Githubにて、仕様およびソースコードが公開されている

https://github.com/ARM-software/arm-trusted-firmware

# サポートしているSoC

・ARM FVP (シミュレーション・モデル)

```
http://www.arm.com/ja/products/tools/models/foundation-model.php
```

Foundation\_Platform (Version 9.4, Build 9.4.59)

FVP\_Base\_AEMv8A-AEMv8A (V.7.0, Build 0.8.7004)

FVP\_Base\_Cortex-A57x4-A53x4 (同上)

FVP\_Base\_Cortex-A57x1-A53x1 (同上)

FVP\_Base\_Cortex-A57x2-A53x4 (同上)

- -ARM Juno (A72x2 or A57x2 + A53x4)
- Mediatek MT6795 / MT8173
- NVIDIA Tegra-K1 (†132:DENVER) /Tegra-X1 (†210)
- RockChip RK3368 / RK3399
- ·Xilink Zyng UltraScale+ MPSoC

## ARM Trusted Firmwareの構造



## 各階層の簡単な説明

#### Secure World

·BL1 : AP Boot ROM (通常、非公開)

•BL2 : Trusted Boot Firmware

•BL31 : EL3 Runtime Firmware

BL32 : Secure EL1 payload

#### Normal World

•BL33 : Non Trusted Firmware to load the non Secure OS (U-Boot, EDK2)

# ドキュメント

#### Docsディレクトリに以下のものがある

auth-framework.md cpu-specific-build-macros.md firmware-design.md / fimware-update.md interrupt-framework-design.md platform-migration-guide.md porting-guide.md psci-lib-integration-guide.md / psci-pd-tree.md reset-design.md rt-svc-writers-guide.md trusted-board-boot.md user-guide.md

# reset-design.md

#### ARM Trusted Firmware Reset Design

- 1. Introduction
- 2. General reset code flow
- 3. Programmable CPU reset address
- 4. Cold boot on a single CPU
- 5. Programmable CPU reset address, Cold boot on a single CPU
- 6. Using BL31 entrypoint as the reset address

# RESET\_TO\_BL31

Makefile内の変数(RESET\_TO\_BL31)を1にすることで、BL31を単独に使うことができる

% make RESET\_TO\_BL31=1 bl31

ただし、CPUコアのRVBAR\_EL3 (reset vector base address)に、BL31のジャンプ先アドレスを事前に設定しておく必要がある

# RVBAR\_EL3

Home > System Control > AArch64 register descriptions > Reset Vector Base Address, EL3

4.3.60 Reset Vector Base Address, EL3

Defines the address that execution starts from after reset when executing in the AArch64 state.

# RESET\_TO\_BL31=1 な SoC

#### Xilinx Zynq UltraScale+ MPSoC

```
RESET_TO_BL31 := 1
....

ifneq (${RESET_TO_BL31},1)

$(error "Using BL31 as the reset vector is only one option supported on ZynqMP. Please set RESET_TO_BL31 to 1.")

endif
```

plat/xilinx/zynqmp/platform.mk

# Zynq UltraScale+ MPSoCの場合

BL1 : BootROM

BL2 : FSBL (First Stage Boot Loader)

BL31: ATF

BL32 :オプション (Secure Payload)

BL33 : U-Boot

# Zynq UltraScale+ MPSoCの場合



# BL31をビルドするには

% make ERROR\_DEPRECATED=1 \
RESET\_TO\_BL31=1 \
CROSS\_COMPILE=aarch64-none-elf- \
PLAT=zynqmp bl31

RESET\_TO\_BL31=1 にしている クロスコンパイラは、aarch64-none-elf-ターゲットは、bl31 のみ

## FSBLからATFへのパラメータ渡し方

The FSBL populates a data structure with image information for the ATF.

The ATF uses that data to hand off to the loaded images. The address of the handoff data structure is passed in the PMU\_GLOBAL.GLOBAL\_GEN\_STORAGE6 register.

The register is free to be used by other software once the ATF is bringing up further firmware images.

# ソースコード解析

plat/xilinx/zynqmp

# porting-guide.md

BL31では、下記の関数が各プラットフォームとして必要

```
plat/xilinx/zynqmp/bl31_zynqmp_setup.c
bl31_early_platform_setup() [mandatory]
bl31_plat_arch_setup() [mandatory]
bl31_platform_setup() [mandatory]
bl31_plat_runtime_setup() [optional]
bl31_plat_get_next_image_ep_info() [mandatory]
```

plat/xilinx/zynqmp/aarch64/zynqmp\_common.c plat\_get\_syscnt\_freq2() [mandatory] (この関数については、ここでは解析していないです)

#### bl31/bl31.ld.S

```
ENTRY(bl31_entrypoint)
```

•••

#### リセット解除後、実行されるコードは、bl31\_entrypoint

```
.text . : {
    __TEXT_START__ = .;
    *bl31_entrypoint.o(.text*)
    *(.text*)
    *(.vectors)
    . = NEXT(4096);
    __TEXT_END__ = .;
} >RAM
```

#### 処理の流れ

```
bl31 entrypoint
   // 前処理
   • 例外処理の設定 (runtime_exceptions)
   •bl31 early platform setup
   •bl31 plat arch setup
   // メイン部
   •bl31 main
       • bl31 platform setup
       •bl31 plat get next image ep info
       •bl31 plat runtime setup
   // EL3を抜け、BL32 or BL33 (U-Boot) へ
   •el3 exit
```

# bl31/aarch64/bl31\_entrypoint.S

```
func bl31 entrypoint
  // 各種前処理
  el3 entrypoint common \
  set endian=1 \
   warm boot mailbox=!PROGRAMMABLE RESET ADDRESS
   secondary cold boot=!COLD BOOT SINGLE CPU \
   _init memory=1 \
   _init c runtime=1 \setminus
   exception vectors=runtime exceptions
例外が発生すると、runtime exceptionsが呼ばれる
(bl31/aarch64/runtime exceptions.S)
```

# bl31\_entrypoint.Sの続き

```
// RESET TO BL31=1の場合は、
// bl31 early platform setup関数の引数(x0/x1)を
// 0でクリアする
mov x0, 0
mov x1, 0
// Zynq UltraScale+ MPSoC用のセットアップ
     bl31 early platform setup
bl
bl
     bl31 plat arch setup
// BL31のmain関数を実行
bl
     bl31 main
```

# bl31\_early\_platform\_setup

```
void bl31 early platform setup(
             bl31 params t *from bl2,
             void *plat params from bl2)
   // コンソールの設定
   console init (ZYNQMP UART BASE,
                zynqmp get uart clk(),
                ZYNQMP UART BAUDRATE);
   // Zynq UltraScale+ MPSoC固有の設定
   zynqmp config setup();
   // 引数がO(NULL)であるのをチェック
   assert(from bl2 == NULL);
   assert(plat params from bl2 == NULL);
```

# bl31\_early\_platform\_setupの続き

```
// BL32イメージ情報の初期化
SET PARAM HEAD(&bl32 image ep info,
              PARAM EP, VERSION 1, 0);
SET SECURITY STATE (bl32 image ep info.h.attr,
              SECURE);
// BL33イメージ情報の初期化
SET PARAM HEAD(&bl33 image ep info,
              PARAM EP, VERSION 1, 0);
SET SECURITY STATE (bl33 image ep info.h.attr,
              NON SECURE);
```

# bl31\_early\_platform\_setupの続き

```
if(zynqmp get bootmode() == ZYNQMP BOOTMODE JTAG(
} else { // fsbl atf handover関数から情報をゲット
   fsbl atf handover(
                   &bl32 image ep info,
                       &bl33 image ep info);
NOTICE ("BL31: Secure code at 0x%lx\n",
      bl32 image ep info.pc);
NOTICE ("BL31: Non secure code at 0x%lx\n",
      bl33 image ep info.pc);
```

# fsbl\_atf\_handover

```
void fsbl atf handover (entry point info t *bl32,
                       entry point info t *bl33)
   Atf handoff addr = mmio read 32(
                  PMU GLOBAL GEN STORAGE6);
   assert((atf handoff addr < BL31 BASE) ||
     (atf handoff addr > (uint64 t) & BL31 END ));
   if (!atf handoff addr) {
      ERROR ("BL31: No ATF handoff structure passed\n");
      panic();
```

#### FSBLからATFへのパラメータ渡し方

The FSBL populates a data structure with image information for the ATF.

The ATF uses that data to hand off to the loaded images.

The address of the handoff data structure is passed in the

PMU\_GLOBAL.GLOBAL\_GEN\_STORAGE6 register.

The register is free to be used by other software once the ATF is bringing up further firmware images.

# fsbl\_atf\_handoverの続き

```
// パラメータのチェック
ATFHandoffParams =
   (struct xfsbl atf handoff params *) atf handoff addr;
if((ATFHandoffParams->magic[0] != 'X') ||
   (ATFHandoffParams->magic[1] != 'L') ||
   (ATFHandoffParams->magic[2] != 'N') ||
   (ATFHandoffParams->magic[3] != 'X')) {
         ERROR ("BL31: invalid ATF handoff structure at %lx\n",
               atf handoff addr);
         panic();
VERBOSE ("BL31: ATF handoff params at: 0x%lx, entries:%u\n",
       atf handoff addr, ATFHandoffParams->num entries);
if (ATFHandoffParams->num entries > FSBL MAX PARTITIONS) {
    ERROR ("BL31: ATF handoff params: too many partitions (%u/%u)\n",
          ATFHandoffParams->num entries, FSBL MAX PARTITIONS);
    panic();
```

# fsbl\_atf\_handoverの続き

```
#define FSBL MAX PARTITIONS
struct xfsbl partition {
 uint64 t entry point;
 uint64 t flags;
};
struct xfsbl atf handoff params {
 uint32 t num entries;
 struct xfsbl partition
              partition[FSBL MAX PARTITIONS];
};
                   パーティションは、最大8個
```

# fsbl\_atf\_handoverの続き

```
/*
we loop over all passed entries
but only populate two image structs (bl32, bl33).
I.e. the last applicable images in the handoff
structure will be used for the hand off
* /
for(size t i=0; i<ATFHandoffParams->num entries;
                                            i++) {
   // ここで、BL32/BL33に関する情報を獲得する
```

# bl31\_plat\_arch\_setup

```
// RESET TO BL31=1の場合は、
// bl31 early platform setup関数の引数(x0/x1)を
// 0でクリアする
mov x0, 0
mov x1, 0
// Zynq UltraScale+ MPSoC用のセットアップ
bl
     bl31 early platform setup
     bl31 plat arch setup
bl
// BL31のmain関数を実行
bl
     bl31 main
```

# bl31\_plat\_arch\_setup

```
void bl31 plat arch setup(void)
   plat arm interconnect init();
   plat arm interconnect enter coherency();
   arm_setup_page_tables( // ページテーブルの設定
      BL31 BASE, BL31_END - BL31_BASE,
      BL CODE BASE, BL CODE LIMIT,
      BL RO DATA BASE, BL RO DATA LIMIT,
      BL31 COHERENT RAM BASE,
      BL31 COHERENT RAM LIMIT);
   enable mmu el3(0);
```

# bl31\_main

```
// RESET TO BL31=1の場合は、
// bl31 early platform setup関数の引数(x0/x1)を
// 0でクリアする
mov x0, 0
mov x1, 0
// Zynq UltraScale+ MPSoC用のセットアップ
bl
     bl31 early platform setup
bl
     bl31 plat arch setup
// BL31のmain関数を実行
bl bl31 main
```

# bl31\_main

```
void bl31 main(void)
   NOTICE ("BL31: %s\n", version string);
   NOTICE("BL31: %s\n", build message);
  bl31 platform setup(); // BL31の準備
  bl31_lib_init(); // BL31用ライブラリの設定
   INFO("BL31: Initializing runtime services\n");
   runtime svc init(); // ランタイム・サービスの初期化
```

# bl31\_platform\_setup

```
void bl31_platform_setup(void)
{
    // GIC関連の初期化
    plat_arm_gic_driver_init();
    plat_arm_gic_init();

    // テスト用の設定 (ZYNQMP_TESTINGが定義されている時)
    zynqmp_testing_setup();
}
```

# bl31\_mainの続き

```
// BL32が設定されている場合
if (bl32 init) {
   INFO("BL31: Initializing BL32\n");
   (*bl32 init)();
// 次に実行するイメージエントリの準備
bl31 prepare next image entry();
bl31 plat runtime setup();
```

# bl31\_prepare\_next\_image\_entry

```
void bl31 prepare next image entry(void)
   image type = bl31 get next image type();
   next image info =
bl31 plat get next image ep info(image type);
   INFO("BL31: Preparing for EL3 exit to %s world\n",
         (image type == SECURE) ? "secure" : "normal");
   print entry point info(next image info);
   cm init my context (next image info);
   cm prepare el3 exit(image type);
```

# bl31\_plat\_get\_next\_image\_ep\_info

```
entry_point_info_t*
bl31_plat_get_next_image_ep_info(uint32_t type)
{
    assert(sec_state_is_valid(type));

    // typeが Non Secure だと、BL33なので
    if (type == NON_SECURE)
        return &bl33_image_ep_info;
}

return &bl32_image_ep_info;
}
```

```
bl31_prepare_next_image_entry
void bl31 prepare next image entry(void)
   image type = bl31 get next image type();
   next image info =
bl31 plat get next image ep info(image type);
   INFO("BL31: Preparing for EL3 exit to %s world\n",
        (image type == SECURE) ? "secure" : "normal");
   print entry point info(next image info);
   cm init my context (next image info);
   cm prepare el3 exit(image type);// EL3を抜ける準
備
```

# cm\_prepare\_el3\_exit

```
/*
 If execution is requested to EL2 or hyp mode,
   SCTLR EL2 is initialized
 If execution is requested to non-secure EL1
   or svc mode, and the CPU supports
EL2 then EL2 is disabled by configuring
   all necessary EL2 registers.
 For all entries, the EL1 registers
   are initialized from the cpu context
* /
void cm prepare el3 exit(uint32 t security state)
```

# bl31\_mainの続き

```
// BL32が設定されている場合
if (bl32 init) {
   INFO("BL31: Initializing BL32\n");
   (*bl32 init)();
// BL31のイメージエントリの準備
bl31 prepare next image entry();
bl31 plat runtime setup();
```

# bl31\_plat\_runtime\_setup

```
void bl31_plat_runtime_setup(void)
{
    // 特に何もやっていない
}
```

# bl31\_entrypoint.Sの続き

```
adr x0, DATA START
  adr x1, DATA END
  sub x1, x1, x0
  bl clean_dcache_range // DATA領域Cache Clean
  adr x0, BSS START
  adr x1, BSS END
  sub x1, x1, x0
  bl clean dcache range // BSS領域Cache Clean
  b el3 exit
                    // EL3を抜ける
endfunc bl31 entrypoint
```

## el3\_exit

```
func el3 exit
/* Save the current SP ELO
  i.e. the EL3 runtime stack which will be used
  for handling the next SMC. Then switch to
SP EL3
 */
   // 現在のSP ELOをセーブする
          x17, sp
  mov
          spsel, #1
  msr
   str x17, [sp, #CTX EL3STATE OFFSET
                    + CTX RUNTIME SP]
```

# el3\_exitの続き

```
/* Restore SPSR EL3, ELR EL3
   and SCR EL3 prior to ERET
   // セーブしておいたSCR EL3/SPSR EL3/ELR EL3を
   // リストアする
          x18, [sp, #CTX EL3STATE OFFSET
   ldr
                    + CTX SCR EL3]
          x16, x17, [sp, #CTX EL3STATE OFFSET
   ldp
                    + CTX SPSR EL3]
          scr el3, x18
   msr
          spsr el3, x16
  msr
   msr elr el3, x17
```

# el3\_exitの続き

```
// restore_gp_registers_eret (context.S)
// セーブしておいた汎用レジスタをリストアして、
// eretを実行しているので、ここには戻ってこない
b restore_gp_registers_eret
```

endfunc el3\_exit

eret命令は、例外からの復帰。
SPSR\_ELn に基づいてプロセッサ状態を復元し、ELR\_ELn に分岐
ここで、n は現在の例外レベル

## リセットからU-bootが立ち上がるまで

#### FSBLが行うこと

- ·BL31をDRAMにロード
- •U-BootイメージをDRAMにロード
- ・RVBAR\_EL3にbl31\_entorypointを設定

BL33 U-Boot

BL31にジャンプ

eret命令

ATF BL31 ・例外ベクタの設定

# まだ、途中