

# **MICROELECTRONICS CENTER**

## WEEKLY PROJECT STATUS REPORT

### **PROJECT SUMMARY**

| Tanggal               | Project                                                                                | Nama Peneliti            |  |
|-----------------------|----------------------------------------------------------------------------------------|--------------------------|--|
| 18-07-22 s/d 22-07-22 | Hardware Architecture for Intelligent Traffic<br>Light Based on Reinforcement Learning | Zulfikar Nima Arifuzzaki |  |

### **STATUS SUMMARY**

### Pekerjaan minggu ini:

- Membuat siklus cyclic pada PS dengan menggunakan python
- Membuat state baru FSM untuk komunikasi PS dengan PL pasca learning

#### **PROJECT OVERVIEW**

| Hari   | Pekerjaan                                                                  | Persentase | Kendala                                                                                      | Rencana Kedepannya                                                                                                              | Catatan                                                                                                                   |
|--------|----------------------------------------------------------------------------|------------|----------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------|
| Senin  | Membuat python untuk PS<br>dan menjalankan arsikteur<br>V2 pada PYNQ       | 20%        | Sistem belum<br>berjalan.                                                                    | Mengecek adanya data collision pada memory.                                                                                     | Ketika di jalankan, tidak ada<br>interrupt dari PL yang<br>menandakan selesainya proses<br>learning.                      |
|        | Melakukan pengecekan<br>data collision dengan<br>simulasi timing synthesis | 100%       | Sistem belum<br>berjalan                                                                     | Mengecek<br>implementasi IP Core<br>register                                                                                    | Tidak ada data collision yang<br>terjadi                                                                                  |
| Selasa | Membuat implementasi IP<br>Core register                                   | 100%       | Data IP Core<br>hilang dari<br>repository                                                    | Mengecek<br>implementasi interrupt<br>pada PL                                                                                   |                                                                                                                           |
|        | Debugging implementasi<br>interrupt pada PL                                | 100%       | Sistem sudah<br>berjalan,<br>namun hasilnya<br>tidak tepat                                   | Mengecek dataflow dan timing diagram                                                                                            | Masih banyak data Q Matrix yang<br>O. Kemungkinan penyebab :<br>agent lebih cenderung<br>eksploitasi daripada eksplorasi. |
| Rabu   | Debugging SD                                                               | 100%       | Sistem sudah<br>berjalan dan<br>hasilnya tepat,<br>namun<br>frekuensi clock<br>masih 125 MHz | Jangka pendek :  - Membuat kontrol cyclic pada python Jangka panjang - Mengoptimasi hardware untuk meningkatkan frekuensi clock |                                                                                                                           |
|        | Membuat function untuk control cyclic                                      | 50%        | Function sudah<br>dicoba di PC,<br>namun belum<br>dikoneksikan<br>ke PL                      | Mencoba kontrol cyclic<br>pada PS                                                                                               |                                                                                                                           |
| Kamis  | Optimasi penggunaan LSFR                                                   | 100%       |                                                                                              |                                                                                                                                 |                                                                                                                           |

|       | Membuat IP Core memori<br>untuk menyimpan data<br>untuk keperluan controlling<br>dari PS | 100% |                                                                                                     |                                |  |
|-------|------------------------------------------------------------------------------------------|------|-----------------------------------------------------------------------------------------------------|--------------------------------|--|
| Jumat | Debugging komunikasi<br>antara PS dan PL                                                 | 20%  | Pembacaan<br>memori pada<br>PL selalu<br>berubah-ubah<br>meskipun<br>address yang<br>diberikan sama | Simulasi keseluruhan<br>sistem |  |