

# Centro Federal de Educação Tecnológica de Minas Gerais Departamento de Computação – Laboratório de arquitetura e organização de computadores II

# Relatório da Prática 1

Ulisses Andrade Carvalho

#### Forma de onda parte I



**IMAGEM 1**: Parte 1 - Simulação de escrita e leitura da memória.

A imagem acima foi separada em 4 regiões sequenciais.

A primeira se refere ao momento que será gravado na memória, na posição 1, como mostrado pelo sinal **address**, o valor 4, presente no sinal **data**. Como o sinal **wren** está com valor 1, o valor 4 foi efetivamente gravado na posição 1. Como mostrado no sinal de saída, após o dado ser gravado na memória, no momento em que há uma borda de subida, o valor presente na posição 1 da memória é lido e exibido no sinal de **saída**.

A segunda região simula um comportamento semelhante ao da região anterior, porém o valor 6, como mostrado no sinal **data**, é armazenado na posição de memória 3, presente no sinal **address**. A partir do momento que ocorre uma borda de subida, o valor é escrito na memória e exibido no sinal de **saída**.

As terceira e quarta posições tem o sinal **wren** como 0, portanto não ocorrerá escrita, apenas leitura. Isso se torna evidente pois o sinal **data** foi definido como 0 nesse restante de tempo, mas quando ocorre uma borda de subida, não haverá escrita nas posições 1 e 3, apenas leitura dos sinais ali presentes. Portanto, a leitura da posição 1 ocasionou o valor 4, e a leitura da posição 3 resultou no valor 6.

#### Forma de onda parte II



**IMAGEM 2**: Parte 2 - Simulação de leitura da memória previamente inicializada.

Nessa segunda simulação todos os dados já foram previamente gravados na memória através do arquivo .mif. Assim, o valor do **raddress** foi variado da posição inicial da memória (raddress=0) até o seu final e, a cada borda de subida do clock, o valor da saída recebeu o valor armazenado naquela posição da memória.

Na imagem foi destacado cada borda de subida do **clock**, podendo assim observar a alteração do valor da saída, que é antecedido pela alteração do valor **rdaddress**.

Os três dígitos finais da matrícula de cada aluno foram circulados com a cor azul e os números em ordem crescente foram destacados em amarelo.

### Projeto parte III

Palavras: 8 bits

Blocos: 1 palavra

Memoria principal de 32 (25) linhas e cache L1 de 4 (22) linhas

Mapeamento de Endereços em Memória Cache: Mapeamento Associativo

| Endereço 5 bits |  |
|-----------------|--|
| Tag (5 bits)    |  |

Cache L1 utilizara a política de Write-Back e terá 1 bit de validade, 1 de Dirty, 2 bits de LRU, 5 bits para Tag e 8 bits para o bloco com uma palavra, segue imagem ilustrativa:

Cache de dados 4x17

| Validade (1 bit) | Dirty (1 bit) | LRU (2 bits) | Tag (5 bits) | Bloco (8 bits) |
|------------------|---------------|--------------|--------------|----------------|
|                  |               |              |              |                |
|                  |               |              |              |                |
|                  |               |              |              |                |
|                  |               |              |              |                |

## Diagrama de módulos



**IMAGEM 3**: Parte 3 – Primeira parte do diagrama de módulos.



**IMAGEM 4**: Parte 3 – Segunda parte do diagrama de módulos.

Entradas e saídas do modulo da cacheL1:

- As entradas clock\_in, wren\_in, endereco\_in e data\_in s\u00e3o recebidas da placa FBGA atrav\u00e9s das chaves SW;
- A entrada data\_memPrin\_in é recebida da memória principal e é usado para trazer um dado da memória para cache no caso em que ocorrer um miss;
- A saída dirty\_ctr\_out é passada para o wren da memória principal e é usado para controlar o primeiro MUX;
- O dirty\_out, hit\_out e validade\_out s\(\tilde{a}\) o usados para controlar um led na placa, o
  hit\_out tamb\(\tilde{m}\) \(\tilde{e}\) para o segundo MUX para selecionar qual dado lido
  (cache ou memoria principal) ser\(\tilde{a}\) mostrado nos displays;
- q\_out é encaminhado para o segundo MUX que seleciona a saída para ser mostrada na placa FBGA e para a entrada de dados da memória principal para escrita no caso de write-back;
- tag\_dirty\_out é passada para o primeiro MUX que seleciona qual será o endereço que a memória principal acessara;
- O lru out é usado para controlar o valor apresentado um display da FBGA;

### Modulo memoriaPrincipal:

- clock recebido da placa FBGA
- wren é recebido do sinal dirty ctr out do modulo cacheL1;
- address recebe a saída do primeiro MUX, que seleciona se o endereço a ser usado na memória principal será o que veio da placa FBGA ou o tag\_dirty\_out;
- A entrada data recebe seu valor da saída da cacheL1 q\_out, já que a escrita na memória principal ocorre somente de acordo com a política de write-back;
- q é a saída de dados da memória principal, esse sinal é passado tanto para o segundo MUX quanto para a entrada data\_memPrin\_in da cacheL1;

Os outros componentes são decodificadores para o display de sete segmentos e os módulos de divisão e resto de divisão.

### Formas de onda parte III

Para facilitar a escrita vou me referir a cada intervalo separado pelas retas vermelhas de intervalo.

| Wave - Default ==================================== |             |          |    |        |     |     |           |      |
|-----------------------------------------------------|-------------|----------|----|--------|-----|-----|-----------|------|
| <b>€</b> 1 +                                        | Msgs        |          |    |        |     |     |           |      |
| Christian (attividade 3/clock_in                    | St1         |          |    | DOLOGO | NNN |     | NOOLOOLOO |      |
| Edit:/atividade3/wren_in                            | St0         |          |    |        |     |     |           |      |
| <b>II</b> — <b>←</b> Edit:/atividade3/endereco_in   | 20          | 20       |    |        | 22  |     |           | 20   |
| <b>II</b> - <b>√</b> Edit:/atividade3/data_in       | 0           | 99       |    |        | 0   |     |           |      |
| <b>-</b> sim:/atividade3/q_out                      | 2           | )99      |    |        | 2   |     |           | )99  |
| <b>-</b> sim:/atividade3/q_menPrin                  | 6           | 6        |    |        | 2   |     |           | 6    |
| <b>∓</b> – <b>∜</b> sim:/atividade3/q_cache         | 2           | )99      |    |        | 2   |     |           | )99  |
| sim:/atividade3/hit_cache_out                       | 1           |          |    |        |     |     |           |      |
| <b>-</b> sim:/atividade3/cache/tags                 | 20 22 25 21 | 20 22 25 | 21 |        |     |     |           |      |
|                                                     | 0132        | 0132     |    |        | 10: | 3 2 |           | 0132 |
| <b>-</b> sim:/atividade3/cache/validades            | 1101        | 1101     |    |        |     |     |           |      |
| <b>≖</b> - <b>∜</b> sim:/atividade3/cache/dirty     | 1000        | 1000     |    |        |     |     |           |      |
|                                                     |             |          |    |        |     |     |           |      |

**IMAGEM 5**: Parte 3 – Simulação de escrita e leitura com hit.

No primeiro intervalo tem-se uma escrita (wren ativo) no endereço 20, que está na cache como pode ser observado no array de tags da cache, do valor 99. Pode-se observar que o sinal q\_out é atualizado com o valor passado para a escrita, o sinal de hit é ativado e os lrus e o dirty são atualizados.

No segundo intervalo ocorre a leitura do valor no endereço 22, já que o sinal wren está desativado. Novamente o valor de q\_out é atualizado, dessa vez com o valor presente na inicialização feita com o arquivo .mif. O Iru também é atualizado. No ultimo momento é feita uma outra leitura, apenas para mostrar que o valor escrito no primeiro estagio foi realmente gravado na cache.

| Wave - Default                                      |           |          |    |  |      |          |         |      |
|-----------------------------------------------------|-----------|----------|----|--|------|----------|---------|------|
| <b>€</b> 1 +                                        | Msgs      |          |    |  |      |          |         |      |
| tit:/atividade3/clock_in                            | St0       | www.     |    |  | NNN  |          | COOLOGO |      |
| Edit:/atividade3/wren_in                            | St0       |          |    |  |      |          |         |      |
| ∓     Edit:/atividade3/endereco_in                  | 31        | 31       |    |  | 25   |          |         | 31   |
| ∓–← Edit:/atividade3/data_in                        | 99        | 99       |    |  | 0    |          |         |      |
| <b>∓</b> -∜ sim:/atividade3/q_out                   | -No Data- | 99       |    |  | 10   |          |         | )99  |
| <b>∓</b> - <b>∜</b> sim:/atividade3/q_menPrin       | -No Data- | 1        |    |  | 10   |          |         | 1    |
| <b>∓</b> - <b>∜</b> sim:/atividade3/q_cache         | -No Data- | () ()99  |    |  | ))10 |          |         | )99  |
| sim:/atividade3/hit_cache_out                       | -No Data- |          |    |  | 5    |          |         |      |
| <u>→</u> sim:/atividade3/cache/tags                 | -No Data- | 20 22 31 | 21 |  | 20   | 22 31 25 |         |      |
| <b>∓</b> -∜ sim:/atividade3/cache/lrus              | -No Data- | 1203     |    |  | 23   | 10       |         | 2301 |
| <b>∓</b> - <b>∜</b> sim:/atividade3/cache/validades | -No Data- | 1111     |    |  |      |          |         |      |
|                                                     | -No Data- | 0010     |    |  |      |          |         |      |

**IMAGEM 6**: Parte 3 – Simulação de escrita e leitura sem hit.

No primeiro intervalo tem-se a escrita do valor 99 na posição 31, esse processo demora alguns ciclos de clock a mais, pois primeiro a cache tem que detectar o miss, em seguida a memoria principal deve ser acionada para buscar o valor desejado e passa-lo para a cache na posição, com validade desativada ou, caso não exista nenhuma validade desativada, a que tiver maior LRU. Depois de encontrar a posição a ser substituída na cache, essa faz a escrita do novo valor no endereço buscado. Nesse processo o sinal de hit é desabilitado, a tag do novo endereço é salva, os Irus são atualizados e o bit de sujeira é ativado.

No segundo intervalo, acontece uma leitura do endereço 25, o qual está na cache, porem com o bit de validade desabilitado. Dessa forma, o mesmo processo de busca na memória principal que ocorre na escrita é realizado na leitura, porém o bit de sujeira não é ativado. No ultimo intervalo é realizado outra leitura a fim de mostrar que a escrita do primeiro intervalo realmente funcionou.

| <u>*</u> 1 •                  | Msgs      |             |      |              |      |             |          |
|-------------------------------|-----------|-------------|------|--------------|------|-------------|----------|
| ♠ Edit:/atividade3/clock_in   | St0       |             |      |              |      |             |          |
| A Edit:/atividade3/wren_in    | St0       |             |      |              |      |             |          |
|                               | 21        | 20          | 22   | 25           | 21   | 31          | 20       |
|                               | 99        | 99          |      |              |      |             |          |
|                               | -No Data- | 99          | )2   | (10          | (4   | OX1         | ()99     |
| sim:/atividade3/q_menPrin     | -No Data- | 6           | 2    | 10           | 4    | CX1         | 99       |
|                               | -No Data- | 99          | )2   | <b>)</b> (10 | )4   | 001         | )99      |
| sim:/atividade3/hit_cache_out | -No Data- |             |      |              |      |             |          |
|                               | -No Data- | 20 22 25 21 |      |              |      | 31 22 25 21 | 31 20 25 |
|                               | -No Data- | 0132        | 1032 | 2103         | 3210 | 0321        | 1032     |
|                               | -No Data- | 1101        |      | (1111        |      |             |          |
| sim:/atividade3/cache/dirty   | -No Data- | 1000        |      |              |      | 0000        |          |

**IMAGEM 7**: Parte 3 – Simulação do funcionamento do write-back.

O funcionamento do write-back pode ser visto no quinto e sexto intervalo, os demais intervalos estão apenas "configurando" a cache para que o write-back ocorra. No primeiro intervalo é escrito o valor 99 na posição 20 com hit, assim o bit de sujeira é

ativado, nos demais intervalor até o quarto, são acessadas outras posições para que o próximo endereço a ser retirado da cache no caso de um miss seja o 20.

O quinto estagio é uma leitura com miss, o qual é mais detalhado na próxima imagem:

| Wave - Default ======                |             |             |        |      |          |    |
|--------------------------------------|-------------|-------------|--------|------|----------|----|
| <b>≨</b> 1 +                         | Msgs        |             |        |      |          |    |
| A Edit:/atividade3/clock_in          | St1         |             | chrima |      |          |    |
| Edit:/atividade3/wren_in             | St0         |             | interv | alo  |          |    |
| ∓                                    | 31          | 21          | 31     |      |          |    |
| ∓                                    | 99          | 99          | į —    |      |          |    |
|                                      | 1           | 4           | 1      |      | 99       | 1  |
| → sim:/atividade3/q_menPrin          | 1           | 4           | 1      |      | 99       | 1  |
|                                      | 4           | 4           |        | 99   | 1        |    |
| sim:/atividade3/hit_cache_out        | 0           |             |        |      |          |    |
| <b></b> → sim:/atividade3/cache/tags | 20 22 25 21 | 20 22 25 21 |        |      | 31 22 25 | 21 |
|                                      | 3210        | 3210        |        |      | 0321     |    |
| <u>+</u> -                           | 1111        | 1111        |        |      |          |    |
|                                      | 1000        | 1000        |        | 0000 |          |    |

**IMAGEM 8**: Parte 3 – Simulação do funcionamento do write-back no quinto intervalo.

Cada separação em azul será referida como estagio.

No primeiro estágio a cache detecta o miss e avisa a memória principal, a qual busca o valor no endereço especificado e o encaminha para a saída q\_out. No segundo a cache detecta que o bit de sujeira está ativado, então o desativa e busca o valor que deve ser atualizado na memoria principal. Agora no terceiro estagio a memoria principal realiza a escrita do valor lido pela cache, e a cache depois de passar o valor a ser atualizado para a memória principal, realiza a escrita do valor informado pela memoria principal na posição adequada de acordo com os bits de validade e Iru. Ainda no terceiro estagio, os Irus e as tags são atualizados. No ultimo estagio muda apenas o valor a ser encaminhado para a saída q\_out que agora é o q\_cache, pois o valor do bit de hit agora é 1.

No sexto intervalo ocorre apenas uma leitura com miss no endereço 20, para mostrar que a politica de write-back realmente está funcionando.