Skip to content
New issue

Have a question about this project? Sign up for a free GitHub account to open an issue and contact its maintainers and the community.

By clicking “Sign up for GitHub”, you agree to our terms of service and privacy statement. We’ll occasionally send you account related emails.

Already on GitHub? Sign in to your account

Verilog модуль для считывания данных с линейных сканеров Dragster #2

Closed
EvilLord666 opened this issue Sep 16, 2016 · 3 comments
Assignees

Comments

@EvilLord666
Copy link
Member

Вся логика по второй части ТЗ заключается именно в этом модуле:

  1. Необходимо сконфигурировать два линейных сканера по SPI, при этом конфигурирование можно осуществлять когда по линии CS2 не выбрано устройство для обмена.
    Конфигурируются параметры разрядности и коэффициента усиления каждого линейного сканера.
  2. Осуществить считывание всех четных битов матрицы с TAP A сканеров Dragster. Частота сканирования не менее 32000 строк в сек.
@EvilLord666
Copy link
Member Author

Эту задачу нужно разбить на две две подзадачи по п.1 и 2

@EvilLord666
Copy link
Member Author

А что, если использовать такой вариант:

localparam
PIXEL_CLOCK_PER_PIXEL = 8; // не знаю сколько пиксель клоков нужно

reg [7:0] pixel_clock_counter;

...

initial pixel_clock_counter = 0;

always @ (posedge pixel_clock)
begin
if(!n_reset)
begin
load_pulse <= 1'b0;

    sm2_state <= 0;
    sm2_clock_count <= 0;
  end
  
  else
  // ...
  begin
      if(lval)
      begin
          pixek_clock_counter = pixek_clock_counter + 1;
          if(pixek_clock_counter == PIXEL_CLOCK_PER_PIXEL)
              pixel_captured = 1;
          else 
          begin
              pixel_captured = 0;
              pixel_clock_counter = 0;
          end
      end
  end

end

@EvilLord666
Copy link
Member Author

если драгстер шлет пиксель каждый пиксель клоктогдла все просто
assign pixel_captured = lval ? pixel_clock : 0;

Sign up for free to join this conversation on GitHub. Already have an account? Sign in to comment
Labels
None yet
Projects
None yet
Development

No branches or pull requests

2 participants