Skip to content

ASIC课程实验,八位CPU的RTL设计的源码。 cells_lib为各个module。linux下用批处理文件run.f运行,运行结果在运行结果文件夹里。 编写的cpu_test.v,用5个CPU测试文件:CPUtest1.dat,CPUtest2.dat,CPUtest3.dat,CPUtest4.dat,CPUtest5.dat测试CPU的各项功能。其中第一个第二个测试各个opcode功能是否正常,第三个为斐波那契额数列,第四个为乘法器,第五个为阶乘器。 作者ID:会咬鸢的风(CSDN/github),欢迎学习交流。

License

Notifications You must be signed in to change notification settings

hyydf/RSIC_CPU-RTL-design

Folders and files

NameName
Last commit message
Last commit date

Latest commit

 

History

4 Commits
 
 
 
 
 
 

Repository files navigation

RSIC_CPU-RTL-design 八位RSIC_CPU RTL级设计

ASIC课程实验,八位CPU的RTL设计的源码。 cells_lib为各个module。linux下用批处理文件run.f运行,运行结果在运行结果文件夹里。 编写的cpu_test.v,用5个CPU测试文件:CPUtest1.dat,CPUtest2.dat,CPUtest3.dat,CPUtest4.dat,CPUtest5.dat测试CPU的各项功能。其中第一个第二个测试各个opcode功能是否正常,第三个为斐波那契数列,第四个为乘法器,第五个为阶乘器。
作者ID:会咬鸢的风(CSDN/github),欢迎学习交流。

About

ASIC课程实验,八位CPU的RTL设计的源码。 cells_lib为各个module。linux下用批处理文件run.f运行,运行结果在运行结果文件夹里。 编写的cpu_test.v,用5个CPU测试文件:CPUtest1.dat,CPUtest2.dat,CPUtest3.dat,CPUtest4.dat,CPUtest5.dat测试CPU的各项功能。其中第一个第二个测试各个opcode功能是否正常,第三个为斐波那契额数列,第四个为乘法器,第五个为阶乘器。 作者ID:会咬鸢的风(CSDN/github),欢迎学习交流。

Resources

License

Stars

Watchers

Forks

Releases

No releases published

Packages

No packages published